## Documentazione Sistemi Embedded 2018/19

Bevilacqua Michele - Mat. M63000770 Falso Roberto - Mat. M63000788 Camera Andrea - Mat. M63000814 Milo Saverio - Mat. M63000773

 $4~{\rm luglio}~2019$ 

# Indice

| 1   | Installare linux su zybo |           |                                                 |  |  |  |  |  |  |
|-----|--------------------------|-----------|-------------------------------------------------|--|--|--|--|--|--|
|     | 1.1                      | Traccia   | a                                               |  |  |  |  |  |  |
|     | 1.2                      | Soluzione |                                                 |  |  |  |  |  |  |
|     |                          | 1.2.1     | Prerequisiti                                    |  |  |  |  |  |  |
|     |                          | 1.2.2     | Compilazione u-boot                             |  |  |  |  |  |  |
|     |                          | 1.2.3     | Creazione immagine di boot                      |  |  |  |  |  |  |
|     |                          | 1.2.4     | Compilazione del Device Tree                    |  |  |  |  |  |  |
|     |                          | 1.2.5     | Creazione della uImage                          |  |  |  |  |  |  |
|     |                          | 1.2.6     | Preparazione SD card                            |  |  |  |  |  |  |
| 2   | GP                       | PIO       |                                                 |  |  |  |  |  |  |
|     | 2.1                      | Traccia   | a                                               |  |  |  |  |  |  |
|     | 2.2                      |           | Soluzione                                       |  |  |  |  |  |  |
|     |                          | 2.2.1     | Descrizione GPIO                                |  |  |  |  |  |  |
|     |                          | 2.2.2     | Creazione Custom IP                             |  |  |  |  |  |  |
|     |                          | 2.2.3     | Modifica Default IP Core                        |  |  |  |  |  |  |
|     |                          |           | 2.2.3.1 Istanziazione del componente GPIO_Array |  |  |  |  |  |  |
|     |                          |           | 2.2.3.2 Gestione delle interruzioni             |  |  |  |  |  |  |
|     |                          | 2.2.4     | Creazione del block design                      |  |  |  |  |  |  |
|     |                          | 2.2.5     | Driver Standalone                               |  |  |  |  |  |  |
|     |                          | 2.2.6     | Driver Linux                                    |  |  |  |  |  |  |
|     |                          |           | 2.2.6.1 Kernel Mode                             |  |  |  |  |  |  |
|     |                          |           | 2.2.6.2 UIO                                     |  |  |  |  |  |  |
| 3   | UA.                      | RТ        | 49                                              |  |  |  |  |  |  |
| _   | 3.1                      |           |                                                 |  |  |  |  |  |  |
| 3.2 |                          | Soluzione |                                                 |  |  |  |  |  |  |
|     |                          | 3.2.1     | one                                             |  |  |  |  |  |  |
|     |                          | 0.2.2     | 3.2.1.1 Sezione Trasmissione                    |  |  |  |  |  |  |
|     |                          |           | 3.2.1.2 Sezione Ricezione                       |  |  |  |  |  |  |
|     |                          |           | 3.2.1.3 Modulazione del Clock                   |  |  |  |  |  |  |
|     |                          | 3.2.2     | Custom AXI IP Core                              |  |  |  |  |  |  |
|     |                          | 3.2.2     | 3.2.2.1 my_uart_int_v1_0_S00_AXI                |  |  |  |  |  |  |
|     |                          | 3.2.3     | Design                                          |  |  |  |  |  |  |
|     |                          | 3.2.4     | Driver Standalone                               |  |  |  |  |  |  |
|     |                          | 3.2.5     | Driver Linux                                    |  |  |  |  |  |  |
|     |                          |           |                                                 |  |  |  |  |  |  |

|   |     |             | 3.2.5.1  | Driver Kernel Mode                      | 31 |  |  |  |
|---|-----|-------------|----------|-----------------------------------------|----|--|--|--|
|   |     |             | 3.2.5.2  | UIO                                     | 34 |  |  |  |
|   |     |             |          |                                         |    |  |  |  |
| 4 | 7   | <b>72</b>   |          |                                         |    |  |  |  |
|   | 4.1 | Traccia     | a        |                                         | 72 |  |  |  |
|   | 4.2 | Periferiche |          |                                         |    |  |  |  |
|   |     | 4.2.1       | UART     |                                         | 73 |  |  |  |
|   |     | 4.2.2       | Spi      |                                         | 74 |  |  |  |
|   |     | 4.2.3       | I2C      |                                         | 75 |  |  |  |
|   |     | 4.2.4       |          |                                         | 76 |  |  |  |
|   |     | 4.2.5       | CRC .    | ,                                       | 77 |  |  |  |
|   | 4.3 | Scelte      | Progettu | dli                                     | 77 |  |  |  |
|   |     | 4.3.1       | Architet | tura del sistema e topologia della rete | 77 |  |  |  |
|   |     |             | 4.3.1.1  |                                         | 78 |  |  |  |
|   |     |             | 4.3.1.2  | Modalità di Trasmissione                | 79 |  |  |  |
|   |     |             | 4.3.1.3  | Gestione degli indirizzi                | 79 |  |  |  |
|   |     | 4.3.2       | Architet |                                         | 81 |  |  |  |
|   |     |             | 4.3.2.1  | Descrizione API                         | 31 |  |  |  |
|   |     |             | 4.3.2.2  | CAN                                     | 33 |  |  |  |
|   |     |             | 4.3.2.3  | I2C                                     | 35 |  |  |  |
|   |     |             | 4.3.2.4  | SPI                                     | 35 |  |  |  |
|   |     |             | 4.3.2.5  | UART                                    |    |  |  |  |
|   |     |             | 4.3.2.6  | CRC                                     |    |  |  |  |
|   |     | 4.3.3       | Applicat | ivo Utente                              |    |  |  |  |
|   |     |             | 4.3.3.1  | Connessioni fische broad                |    |  |  |  |

## Capitolo 1

## Installare linux su zybo

#### 1.1 Traccia

Descrivere i passaggi per la creazione di una sd card per rendere possibile l' avvio di una distro linux sulla zybo.

### 1.2 Soluzione

## 1.2.1 Prerequisiti

Una distribuzione linux, dove sono presenti i seguenti pacchetti:

- 1. build-essential
- 2. u-boot-tools
- 3. gparted
- 4. git
- 5. libncurses-dev
- 6. libssl-dev
- 7. bison
- 8. flex
- 9. device-tree-compiler

Se non fossero presenti utilizzare il seguente comando.

sudo apt install build-essential u-boot-tools gparted git libncurses-dev libssl-dev bison flex device-tree-compiler

Clonare le seguenti repository:

1. https://github.com/Xilinx/linux-xlnx

- 2. https://github.com/Xilinx/u-boot-xlnx
- 3. https://github.com/Xilinx/device-tree-xlnx

Scaricare un filesystem, nel caso specifico è stato scelto Linaro:

```
https://releases.linaro.org/debian/images/developer-armhf/latest/
```

Prima di eseguire qualsiasi operazione, come ad esempio la cross-compilazione del kernel, è necessario configurare il terminale con cui si lavorerà. La configurazione consiste nell'esportare alcune variabili d'ambiente lanciando lo script prepare\_environment.sh riportato di seguito:

```
#!/bin/bash
VIVADO_PATH=$HOME/Vivado
VIVADO_VERS=2018.3
SDK_PATH=$HOME/SDK
SDK_VERS=2018.3
source $VIVADO_PATH/$VIVADO_VERS/settings64.sh
source $SDK_PATH/$SDK_VERS/settings64.sh
export ARCH=arm
export CROSS_COMPILE=arm-linux-gnueabihf-
export PATH=$HOME/Scrivania/UART_KERNEL_MODE/linux-xlnx/tools/:$PATH
```

### 1.2.2 Compilazione u-boot

Posizionarsi all' interno della cartella u-boot-xlnx. Prima di procedere alla compilazione bisogna modificare parte del file zynq-common.h presente in:

```
include/configs/zynq-common.h
```

La porzione di codice da modificare è la seguente

```
"sdboot=if mmcinfo; then " \
"run uenvboot;" \
"echo Copying Linux from SD to RAM... && " \
"load mmc 0 ${kernel_load_address} ${kernel_image} && " \
"load mmc 0 ${devicetree_load_address} ${devicetree_image} && " \
"load mmc 0 ${ramdisk_load_address} ${ramdisk_image} && " \
"bootm ${kernel_load_address} ${ramdisk_load_address} ${
    devicetree_load_address}; "
```

e va modificata come segue

```
"sdboot=if mmcinfo; then " \
"run uenvboot;" \
"echo Copying Linux from SD to RAM... && " \
```

```
"load mmc 0 ${kernel_load_address} ${kernel_image} && " \
"load mmc 0 ${devicetree_load_address} ${devicetree_image} && " \
"bootm ${kernel_load_address} - ${devicetree_load_address}; "
```

Una volta fatto ciò è possibile procedere alla compilazione. Dal terminale in cui era stato lanciato lo script prepare\_environment, eseguendo i seguenti comandi,

```
make CROSS-COMPILE=arm-linux-gnueabihf- zynq_zybo_config
make -j 2 CROSS-COMPILE=arm-linux-gnueabihf- u-boot.elf
```

verrà generato il file u-boot.elf

### 1.2.3 Creazione immagine di boot

La successiva operazione da effettuare consiste nella creazione del First Stage Boot Loader, responsabile del caricamento del bitstream che permetterà la configurazione del Processing System (PS) della Zynq all'avvio. Avviare SDK, dal menù "File -> Launch SDK" all'interno del progetto Vivado. Una volta avviato è necessario creare un nuovo progetto da "File -> New -> Application Project". Dopo aver scelto un nome al progetto, cliccando su Next apparirà la seguente schermata





Figura 1.1: Creazione First Stage Boot Loader

Selezionare il template "Zynq FSBL" come in figura e cliccare su Finish.

Dal pannello "Project Explorer" selezionare il progetto appena creato e dal menù "Xilinx" selezionare "Create Boot Image". Si aprirà la seguente finestra:



Figura 1.2: Creazione immagine di Boot

Cliccare "Add -> Browse..." e selezionare il file u-boot.elf generato dalla compilazione di u-boot.elf. Se l'inserimento è andato a buon fine si potrà visualizzare il file u-boot.elf nella lista Boot image partitions.





Figura 1.3: Creazione immagine di Boot

L'ultima operazione da effettuare è quella di cliccare su "Create Image". Se il processo è andato a buon fine verrà creato, nel path identificato dal percorso "Output path", il file BOOT.bin.

### 1.2.4 Compilazione del Device Tree

La successiva operazione è quella di creare un Device Tree Blob, il quale ha il compito di descrivere l'architettura hardware al sistema operativo. Prima di procedere alla creazione del dtb è necessario aggiungere le repositories DTS di Xilinx a quelle disponibili all' interno del SDK. Dal menù "Xilinx" selezionare "Repositories", cliccare su "New..." e selezionare la cartella device-tree-xlnx precedentemente clonata. Se l'aggiunta è andata a buon fine si visualizzerà la voce device-tree-xlnx tra le repositories locali.



Figura 1.4: Aggiunta repositories device-tree-xlnx

A questo punto è possibile procedere con la creazione del device-tree. Creare un "Board Support Package" dal menù "File -> New"



Figura 1.5: Creazione Board Support Package

Selezionare device\_tree come mostrato in figura e cliccare su "Finish". Il progetto appena creato sarà composto dai seguenti file:



Figura 1.6: Progetto Board Support Package

Nel file system-top.dts è necessario modificare i parametri di boot per il kernel come segue:

```
bootargs = "console=ttyPS0,115200 root=/dev/mmcblk0p2 rw earlyprintk
rootfstype=ext4 rootwait devtmpfs.mount=1 earlycon";
```

L'ultima operazione da effettuare è compilare il device-tree-source ottenendo il device-tree-blob. Aprire un terminale nella cartella del progetto relativo al Board Support Package e lanciare il seguente comando

```
dtc -I dts -O dtb -o devicetree.dtb system-top.dts
```

## 1.2.5 Creazione della uImage

A questo punto è possibile procedere con la compilazione del Kernel scaricato. Recarsi nella cartella linux-xlnx e lanciare i seguenti comandi

```
make xilinx_zynq_defconfig
make menuconfig
```

Il secondo comando aprirà il menù di configurazione seguente:



Figura 1.7: Menu di Configurazione del Kernel

Da questa schermata è possibile modificare la configurazione del kernel. Per abilitare il supporto ai driver Userspace I/O che verranno trattati nel seguente capitolo.

Rechiamoci in General Setup e verifichiamo che la spunta Userspace I/O sia asserita. Per la definitiva compilazione lanciare i seguenti comandi:

```
make -j 4
make -j 4 UIMAGE_LOADADDR=0x8000 uImage
```

Verrà creato un file uImage all'interno della directory "arch/arm/boot/"

## 1.2.6 Preparazione SD card

Formattare una SD card con tre partizioni divise nel seguente modo:

- 1. 4MB spazio non allocato (root)
- 2. 1GB FAT32 (BOOT)
- 3. lo spazio rimanente EXT4



Figura 1.8: Parzionamento SD Card con GParted

Copiare infine sulla partizione di BOOT FAT32 i file Boot.bin, devicetree.dtb e la uImage. Nella partizione EXT4 va invece instanziato il filesystem di root. Per effettuare questa operazione è necessario scompattare l'archivio .tar, scaricato in precedenza dal sito di Linaro, ed impartire il seguente comando:

rsync -azv "path\_cartella\_scompattata\_linaro"/binary/ "path mount point nella partizione EXT4"

## Capitolo 2

## **GPIO**

#### 2.1 Traccia

Creazione di un Custom IP core per la gestione delle periferiche collegate tramite gpio e gestione dei vari segnali di interrupt.

### 2.2 Soluzione

#### 2.2.1 Descrizione GPIO



Figura 2.1: Schema singolo GPIO

Il GPIO (general purpose input output) permettere di leggere o scrivere un valore sul segnale PAD che è un segnale di inout per il componente.

Se il segnale di input ENABLE è asserito allora WRITE viene forzato sul segnale PAD, altrimenti il segnale PAD è di input per il componente. Il segnale READ mostra il valore corrente del segnale PAD. Si omette il codice del componente vhdl in quanto basilare, verrà istanziato un componente GPIO\_Array composto da un numero generico (width) di singoli GPIO.

#### 2.2.2 Creazione Custom IP

Per utilizzare il componente è necessario che la sua interfaccia sia conforme al bus AXI. Vivado permettere di adattare il nostro componente GPIO\_Array al bus AXI inglobandolo all'interno di un wrapper che ne implementa l'interfaccia. Si mostra di seguito il procedimento da seguire:

1. Dal menù di Vivado selezionare "Tools->Create and Package New IP". Si aprirà la seguente finestra



Figura 2.2: Finestra create and package new ip

2. Cliccare su "Next", selezionare "Create a New AXI4 peripheral", di nuovo "Next"





Figura 2.3: Finestra create new AXI Peripheral

3. Compilare i vari campi con le informazioni dell'IP. In questa finestra è importante il box con la dicitura "IP location" che permette di selezionare in quale cartella salveremo il nostro custom IP. Si consiglia di creare un'unica repository per tutti i custom ip. Dopo aver compilato tutti i campi, procedere cliccando su "Next".





Figura 2.4: Create and Package New IP: Passo 3

4. Nella finestra successiva è possibile configurare il tipo di interfaccia del nostro componente. Nel nostro caso l'interfaccia che utilizzeremo è AXI LITE e il device deve essere uno Slave in quanto non gestisce le transizioni del bus AXI. Il parametro number of register indica il numero di registri (SLAVE\_REG) che utilizzeremo per interfacciare il nostro componente alla CPU. Nel nostro caso i registri necessari sono tre: uno per pilotare il segnale di WRITE, uno per il segnale di ENABLE e uno per leggere il segnale READ. Si noti che il numero di registri minimo è 4 quindi uno rimarrà inutilizzato, il segnale PAD è un segnale di inout per il componente, non necessita di comunicare con il bus quindi non avrà un registro dedicato. Clicchiamo su "Next" una volta settati i parametri desiderati.



Figura 2.5: Create and Package New IP : Passo 4

5. Selezionare "**Edit IP**" e successivamente cliccare su "Finish". Si aprirà una nuova istanza di Vivado in cui è possibile modificare il custom IP.





**Figura 2.6:** Create and Package New IP : Passo 5

Nella nuova finestra vediamo che sono stati creati due nuovi file, uno con il nome del nostro custom IP che rappresenta il top module e uno con nome "nomeip\_S00\_AXI"





Figura 2.7: Custom IP

#### 2.2.3 Modifica Default IP Core

#### 2.2.3.1 Istanziazione del componente GPIO\_Array

Il componente istanziato da vivado è un wrapper che implementa l'interfacci AXI, all'interno del quale dovremo inserire il nostro GPIO\_Array in modo da permettergli di comunicare sul bus. Uno schematico è riportato in nella seguente figura.





Figura 2.8: Schema IP

Aggiungiamo al design creato da Vivado quello appena creato da noi, i sorgenti vhdl di componenti GPIO\_Array ed il singolo GPIO. Clicchiamo su "Add Sources" presente sulla sinistra della interfaccia. Una volta fatto ciò instanziamo il nostro componente (GPIO\_Array) nel modulo "GPIO\_v1\_0\_S00\_AXI". E' necessario farlo nella sezione indicata da Vivado tra i seguenti commenti

```
-- Add user logic here
-- User logic ends
```

Prima di tutto è necessario riportare fra le interfacce dei due componenti i segnali che necessitano di comunicare con l'esterno dell'ip e non con il bus axi. Il codice che va aggiunto nelle interfacce dei due componenti è il seguente:

```
-- Users to add ports here

pads: inout std_logic_vector(width-1 downto 0);

interrupt: out std_logic; --! segnale di interrupt

-- User ports ends
```

Aggiungiamo i parametri del nostro componente, in questo caso width, tra i seguenti commenti.

```
-- Users to add parameters here
width: integer:= 4;
-- User parameters ends
```

Si noti che sarà necessario aggiungere i segnali e i parametri sopra riportati anche nell'instanziazione del componente GPIO\_v1\_0\_S00\_AXI nel top module.

Superata la prima fase è necessario interfacciare correttamente i segnali del nostro GPIO\_Array con il bus e il processore. Per fare ciò il componente utilizza gli slave\_reg, dei registri con i quali sarà possibile scrivere\leggere i valori dei segnali di ENABLE, WRITE e READ. Collegheremo dunque i segnali di READ e WRITE oppurtunemente nell'istanziazione del componente come segue:

I signali di ENABLE e di WRITE vengono pilotati dai registri  $slv\_reg0$  ed  $slv\_reg1$ . Il valore di READ viene salvato nel registro  $gpio\_read$  perchè per leggerlo, non può essere usato uno degli slv\\_reg generati automaticamente da vivado in quanto READ, essendo un pin di output per il GPIO, forzerebbe dei valori sullo slave reg. Anche il bus axi, tramite un process detto "di scrittura", forza dei valori sugli slave reg che quindi si ritroverebbero pilotati da due segnali contemporaneamente. Per eliminare questo conflitto viene introdotto un nuovo segnale  $gpio\_read$  che verrà pilotato esclusivamente dal read del nostro GPIO\_Array (Figura 2.9).



Figura 2.9: Corretta gestione dei segnali di output del componente GPIO\_Array

Segue il codice del process "di lettura" modificato opportunamente per leggere il valore di READ:

```
process (slv_reg0, slv_reg1, gpio_read, slv_reg3, slv_reg4, slv_reg5,
1
      status_reg_out, slv_reg7_out, axi_araddr, S_AXI_ARESETN, slv_reg_rden)
    variable loc_addr :std_logic_vector(OPT_MEM_ADDR_BITS downto 0);
2
    begin
3
         -- Address decoding for reading registers
         loc_addr := axi_araddr(ADDR_LSB + OPT_MEM_ADDR_BITS downto ADDR_LSB);
         case loc_addr is
6
           when b"000" =>
             reg_data_out <= slv_reg0;</pre>
8
           when b"001" =>
9
             req_data_out <= slv_req1;
10
           when b"010" =>
11
```

```
reg_data_out <= gpio_read;
12
            when b"011" =>
13
              reg_data_out <= slv_reg3;
            when b"100" =>
              reg_data_out <= slv_reg4;
16
            when b"101" =>
17
              reg_data_out <= slv_reg5;
18
            when b"110" =>
19
              reg_data_out <= status_reg_out;</pre>
20
            when b"111" =>
^{21}
              reg_data_out <= slv_reg7_out;
22
            when others =>
23
                             <= (others => '0');
              req_data_out
24
         end case;
25
26
     end process;
```

In questo caso invece di leggere lo  $slv\_reg2$  verrà letto il segnale  $gpio\_read$ . Si noti che questo procedimento va applicato per tutti i segnali di out del componente instanziato.

#### 2.2.3.2 Gestione delle interruzioni

Segue la logica creata per permettere all'ip di lavorare sotto interruzioni. Siamo interessati a generare un evento di interruzione ogni qual volta vi sia una variazione del segnale di READ del GPIO\_Array. La variazione deve asserire il segnale di interrupt se e solo se:

- Le interruzioni globali del componente sono abilitate
- La singola linea interna del GPIO\_Array è abilitata (mascherata) a generare l'interruzione
- Il segnale di READ è pilotato da PADS e non da WRITE

Per catturare le variazione del segnale READ è stato utilizzato il seguente process:

```
gpio_read_sampling : process (S_AXI_ACLK, gpio_read)
1
    begin
2
    if (rising_edge (S_AXI_ACLK)) then
         if ( S_AXI_ARESETN = '0' ) then
             last_stage <= (others => '0');
             current_stage <= (others => '0');
         else
             last_stage <= gpio_read(width-1 downto 0);</pre>
8
             current_stage <= last_stage;
9
          end if;
10
         end if;
11
    end process;
12
          indica quale bit, se mascherato e pilotato da pads, è cambiato
14
     changed_bits <= (last_stage xor current_stage) and intr_mask and (not</pre>
15
        gpio_enable);
```

Si noti che siamo interessati a qulunque variazione del segnale read con le relazioni sopra elencate.

Il process viene sintetizzato da Vivado come due Flip-Flop collegati in cascata, necessari per campionare il valore di gpio\_read con il clock. Al primo colpo di clock il primo flip flop salva il valore del segnale, al secondo colpo di clock il secondo flip flop conterrà il valore precedentemente salvato nel primo. I due segnali sono posti in xor per vedere se ci sono variazioni. Segue uno schematico della soluzione realizzata (non considerare Q negato):



Figura 2.10: Schema rilevamento fronti

Un secondo process viene utilizzato per la gestione del registro delle interruzioni pendenti  $(pending\_intr)$ :

```
pending_intr_tmp <= pending_intr;</pre>
     intr_pending : process (S_AXI_ACLK, change_detected, ack_intr)
3
       if (rising_edge (S_AXI_ACLK)) then
5
            if (change_detected = '1') then
                pending_intr <= pending_intr_tmp or changed_bits;</pre>
7
           elsif (or_reduce(ack_intr)='1') then
                pending_intr <= pending_intr_tmp and (not ack_intr);</pre>
       else
10
         pending_intr <= pending_intr_tmp;</pre>
11
            end if:
12
       end if;
13
       end process;
14
```

Il valore del registro pending è dato da il valore di una precedente interruzione non servita oppure ad una interuzione rilevata (changed\_bits). Il registro contiene un 1 nella posizione relativa al GPIO che chiede di generare un interrupt.

Nello stesso process è gestito anche il meccanismo di ack utilizzato per pulire il relativo bit nel registro pending. Il segnale ack\_intr deve contenere un 1 nella posizione relativa al gpio al quale si vuol dare l'ack.

Nel caso arrivi un segnale di ack bisogna cambiare il bit relativo al registro pending della interruzione servita.

L' ultimo process infine occorre per la generazione del segnale di interrupt che va portato all'esterno dell'ip:

```
inst_irq : process(S_AXI_ACLK, pending_intr)
1
       begin
2
            if (rising_edge (S_AXI_ACLK)) then
3
                 if ( S_AXI_ARESETN = '0' ) then
4
                          interrupt <= '0';</pre>
5
                 else
6
                     if (or_reduce(pending_intr) = '1' and global_intr = '1')
                         then
                         interrupt <= '1';</pre>
8
                     else
9
                          interrupt <= '0';</pre>
10
                         end if;
11
                 end if;
12
            end if;
13
       end process;
14
```

Tale segnale è alto nel caso vi siano interruzioni pendenti e le interruzioni globali siano abilitate, invece nel caso di reset del bus, non vi siano interruzioni o queste siano disabilitate è pari a 0.

Dopo aver instaziato il componente nella top level entity avente il nome del nostro custom IP possiamo procedere con l'impacchettamento del nostro device.





Figura 2.11: Package IP

Nella sezione "File Groups" cliccare su "Merge changes from File Groups Wizard", in "Customization Parameters" su "Merge changes from Customization Parameters Wizard", selezionare "Hidden Parameters" si aprirà tale finestra





Figura 2.12

Da qui è possibile rendere visibile questo parametro da configurare cliccando sul box "Visible in Customization GUI" e settarne i valori che può assumere cliccando su "Specify Range".

Recarsi infine su "**Review and Package**" cliccare su "**Re-Package IP**" per ottenere il custom ip, facendo chiudere la finestra di Vivado.

## 2.2.4 Creazione del block design

Istanziamo 3 IP ognuno con dimensione 4. Serviranno a controllare rispettivamente switch, led e button. Cliccare sul menù di sinistra "Create block design" inserire i parametri desiderati e cliccare su "OK" verrà mostrato questo workspace



Figura 2.13

Cliccare sul pulsante + ed inserire il custom IP creato insieme al processore ZYNQ, appariranno due pulsanti "Run Block Automation" e "Run Connection Automation" una volta cilccati fanno si che i vari componenti si collegheranno tra di loro automaticamente. Successivamente è necessario rendere esterni i pin che si vuole pilotare dalla board. Cliccare con il tasto destro del mouse su un pin e selezionare "Make external", successivamente selezionare l'icona contrassegnata da un simbolo di spunta. Il risultato è il seguente:



Figura 2.14: Block design completo

Per permettere alla PL di interrompere la PS è necessario abilitare le interruzioni dello zynq processing system. Cliccare due volte sul componente e recarsi nella sezione Interrupt e abilitare "PL-PS interrupt port".





Figura 2.15: Abilitazione interrupt Zynq Processing System

La linea di interrupt che apparirà sul processing system è unica, quindi è necessario utilizzare il componente Concat per collegare i 3 GPIO\_Array. Il size verrà automaticamente aggiornato.

Bisogna generare ora un wrapper HDL affinchè il block design sia sintetizzabile. Recandosi nella sezione "Sources", tasto destro sul nome del block design e selezionare "Create HDL Wrapper..." cliccando "OK" ed essendo sicuri che sia selezionata l'opzione "Let Vivado manage wrapper and auto-update" fatto ciò procedere alla sintesi.

Una volta terminata, selezionare dal sottomenù "Open Synthesized Design" e da un menù a tendina in alto a destra "I/O Planning" verrà mostrata la seguente schermata



Figura 2.16: Pin dopo la sintesi

In basso sono presenti i pin che sono stati resi esterni, bisogna selezionare il tipo di "I/O Std" usualmente è quello mostrato in figura ed i "Package Pin", una volta fatto salvare i constraints cliccando sull' icone del floppy blu e dando un nome al file di constraint, ora si può generare il bitstream.

Terminato il processo possiamo esportarlo dal menù "File -> Export -> Export Hardware..." assicurarsi che sia spuntata l'opzione "*Include bitstream*" e selezionare "OK", si può ora procedere alla creazione del driver linux, lanciando SDK dal menù "File->Launch SDK".

#### 2.2.5 Driver Standalone

Il driver ora presentato, viene eseguito direttamente dalla sezione PS della board senza il supporto di un sistema operativo.

Per poter procedere alla scrittura del driver, dobbiamo sapere dove i registri del nostro componente hardware sono stati mappati, tale informazione può essere reperita dal file "*xparameters.h*" presente nella directory "'cartella\_del\_board\_support\_package'\ps7\_cortexa9\_0\include", troveremo una sezione di codice simile alla seguente

```
/* Definitions for driver MYINTGPIO */

#define XPAR_MYINTGPIO_NUM_INSTANCES 3

/* Definitions for peripheral MYINTGPIO_0 */

#define XPAR_MYINTGPIO_0_DEVICE_ID 0

#define XPAR_MYINTGPIO_0_S00_AXI_BASEADDR 0x43C00000
```

```
#define XPAR_MYINTGPIO_0_S00_AXI_HIGHADDR 0x43C0FFFF

/* Definitions for peripheral MYINTGPIO_1 */

#define XPAR_MYINTGPIO_1_DEVICE_ID 1

#define XPAR_MYINTGPIO_1_S00_AXI_BASEADDR 0x43C20000

#define XPAR_MYINTGPIO_1_S00_AXI_HIGHADDR 0x43C2FFFF

/* Definitions for peripheral MYINTGPIO_2 */

#define XPAR_MYINTGPIO_2_DEVICE_ID 2

#define XPAR_MYINTGPIO_2_S00_AXI_BASEADDR 0x43C40000

#define XPAR_MYINTGPIO_2_S00_AXI_HIGHADDR 0x43C4FFFF
```

dove è possibile sapere il numero dei nostri custom IP core instanziati nel progetto HW il loro indirizzo base e quello più alto associato alla periferica.

Oltre a tale informazione dobbiamo anche conoscere di quanto sono stati spiazziati i nostri slv\_reg rispetto all' indirizzo base, tale informazione reperibile nel file situato in "'cartel-la\_del\_board\_support\_package'\ps7\_cortexa9\_0\libsrc\'nome\_del\_ip\_core\_HW'\src\'nome\_del\_ip\_core\_HW.h'", nel quale, una volta aperto, sarà presente una sezione simile:

```
#define MYINTGPIO_S00_AXI_SLV_REG0_OFFSET 0
#define MYINTGPIO_S00_AXI_SLV_REG1_OFFSET 4
#define MYINTGPIO_S00_AXI_SLV_REG2_OFFSET 8
#define MYINTGPIO_S00_AXI_SLV_REG3_OFFSET 12
```

Ottenute queste informazioni possiamo leggere e scrivere valori nei registri. Per gli indirizzi base degli ip si consulti l'Address Editor di Vivado.



Figura 2.17: Adress delle periferiche

Possiamo procedere alla creazione del driver, instanziamo un nuovo progetto vuoto dal menù "File -> New -> Application Project" e creare un progetto vuoto. La PS della Zynq 7000 è composta da un Cortex-A9 e un GIC pl390 interrupt controller. Si mostano per completezza

alcune nozioni sul GIC, il quale dovrà essere gestito da noi non essendoci un sistema operativo di supporto. Si mostra uno schema generico del GIC.



Figura 2.18: Schema logico GIC

L'interruzione che abbiamo bisogno di gestire sono interruzioni provenienti dalla PL e quindi visti dal GIC come interruzioni SPI. Sarebbe possibile indicare, per ogni interruzione, quale dei due Cortex deve gestirla, ma lasciamo questa decisione al GIC. Ogni linea di interrupt è identificata da un ID unico. Per il funzionamento interno riferirsi a ug585-Zynq-7000-TRM.

Noi ci interfacceremo solo con il modello di programmazione del GIC utilizzando i driver offerti da Xilinx nella libreria *scugic*.

Il workflow da eseguire per configurare il device è il seguente:

#### 1. Configurare il GIC.

```
int Status;
/* Istanza del Gic */
XScuGic InterruptController;

/*Istanza della configurazione del Gic*/
XScuGic_Config *GicConfig;

GicConfig = XScuGic_LookupConfig(INTC_DEVICE_ID);
```

```
Status = XScuGic_CfgInitialize(&InterruptController,GicConfig,
GicConfig->CpuBaseAddress);
if (Status != XST_SUCCESS) return XST_FAILURE;
```

Questa fase di inizializzazione è fissa.

2. Abilitare la gestione delle eccezioni relative al GIC (opzionale ma utile)

Questa fase di inizializzazione è fissa.

3. Associare alle 3 le linee di interruzione i relativi handler

```
Status = XScuGic_Connect(&InterruptController,
        XPAR_FABRIC_GPIO_0_INTERRUPT_INTR,
         (Xil_ExceptionHandler)SwitchISR, (void *) &InterruptController);
    if ( Status != XST_SUCCESS) return XST_FAILURE;
3
4
    Status = XScuGic_Connect(&InterruptController,
5
        XPAR_FABRIC_GPIO_1_INTERRUPT_INTR,
         (Xil_ExceptionHandler)ButtonISR, (void *)&InterruptController);
    if ( Status != XST_SUCCESS) return XST_FAILURE;
    Status = XScuGic_Connect(&InterruptController,
9
        XPAR_FABRIC_GPIO_2_INTERRUPT_INTR,
         (Xil_ExceptionHandler) LedISR, (void ★) & InterruptController);
10
    if ( Status != XST_SUCCESS) return XST_FAILURE;
11
```

La define **XPAR\_FABRIC\_GPIO\_0\_INTERRUPT\_INTR** indica la'ID della linea di interruzione al quale è collegato l'ip GPIO\_0. Possiamo trovarla nel file "*xparameters.h*". Il parametro SwitchISR è il nome dell'handler.

4. Enable della linea di interruzione

```
XScuGic_Enable(&InterruptController,XPAR_FABRIC_GPIO_0_INTERRUPT_INTR
);

XScuGic_Enable(&InterruptController,XPAR_FABRIC_GPIO_1_INTERRUPT_INTR
);

XScuGic_Enable(&InterruptController,XPAR_FABRIC_GPIO_2_INTERRUPT_INTR
);
```

Si mostra di seguito una routine d'esempio di gestione dell'interruzione che:

- 1. Disabilita le interruzioni globali dell'ip.
- 2. Verifica quale delle linee chiedono di essere servite;
- 3. Da l'ack alle linee pendenti
- 4. Riabilitia le interruzioni globali del componente;

```
void SwitchISR() {

XGPIO_GlobalDisableInterrupt(&GPIO_Switch,0x01);
InterruptProcessed = TRUE;
print("\n\n**********ISR SWITCH*********\n\n");
uint8_t pendingReg = XGPIO_GetPending(&GPIO_Switch);
XGPIO_ACK(&GPIO_Switch,pendingReg);
XGPIO_GlobalEnableInterrupt(&GPIO_Switch,0x01);
}
```

#### 2.2.6 Driver Linux

La seguente sezione mostra come scrivere un driver con il supporto di un sistema operativo Linux. In questo ambiente è possibile scrivere un driver come un modulo kernel oppure utilizzando l'Userspace I/O (UIO). In entrambi i casi la prima operazione da effettuare è quella di creare un First Stage Boot Loader e un Device-Tree come mostrato nel primo capitolo.

#### 2.2.6.1 Kernel Mode

Un driver può essere scritto sottoforma di modulo kernel e poi caricato dinamicamente. Questa pratica fornisce più flessibilità rispetto al "build statico" di un modulo all'interno del kernel, in quanto potrebbe risultare non necessario inserire moduli che poi non verranno utilizzati. Per l'astrazione del nostro device GPIO si è realizzata una struct, definita nel file GPIO.h, che contiene tutte le informazioni necessarie per la gestione del dispositivo.

```
1
   * @brief Stuttura che astrae un device GPIO in kernel-mode.
2
   * Contiene ciò che è necessario al funzionamento del driver.
4
  typedef struct {
  /** Major e minor number associati al device (M: identifica il driver
      associato al device; m: utilizzato dal driver per discriminare il
      singolo device tra quelli a lui associati) */
    dev_t Mm;
7
  /** Puntatore a struttura platform_device cui l'oggetto GPIO si riferisce */
8
    struct platform_device *pdev;
9
  /** Stuttura per l'astrazione di un device a caratteri */
10
    struct cdev cdev;
11
```

```
/** Puntatore alla struttura che rappresenta l'istanza del device*/
12
    struct device* dev;
13
  /** Puntatore a struttura che rappresenta una vista alto livello del device
14
    struct class* class;
15
  /** Interrupt-number a cui il device è connesso*/
16
    uint32 t irgNumber;
17
  /** Puntatore alla regione di memoria cui il device è mappato*/
18
    struct resource *mreq;
19
  /** Device Resource Structure*/
20
    struct resource res;
21
  /** Maschera delle interruzioni interne attive per il device*/
22
    uint32_t irq_mask;
23
   /** res.end - res.start; numero di indirizzi associati alla periferica.*/
24
    uint32_t res_size;
25
  /** Indirizzo base virtuale della periferica*/
26
    void ___iomem *vrtl_addr;
27
  /** wait queue per la sys-call read() */
28
    wait_queue_head_t read_queue;
29
   /** wait queue per la sys-call poll()*/
30
    wait_queue_head_t poll_queue;
31
   /** Flag che indica, quando asserito, la possibilità di effettuale una
32
      chiamata a read*/
    uint32_t can_read;
33
  /** Spinlock usato per garantire l'accesso in mutua esclusione alla
34
      variabile can_read*/
    spinlock_t slock_int;
35
  } GPIO;
36
```

Per le funzioni necessarie all'interfacciamento con il device si rimanda alla documentazione interna. Il device è stato gestito come un **character device**.

All'inserimento del modulo viene chiamata la funzione **Probe**, la quale si occupa dell'inizializzazione del driver chiamando la funzione GPIO\_Init() del device da registrare. Questa deve occuparsi dunque di tutte le operazioni necessarie alla registrazione e all'inserimento di un dispositivo a caratteri all'interno del sistema:

```
* @brief Inizializza una struttura GPIO per il corrispondente device
2
3
    @param
              GPIO_device puntatore a struttura GPIO, corrispondente al device
4
       su cui operare
              owner puntatore a structura struct module, proprietario del
   * @param
5
      device (THIS_MODULE)
   * @param
              pdev puntatore a struct platform_device
6
              driver name nome del driver
   * @param
   * @param
              device_name nome del device
              serial numero seriale del device
     @param
```

```
* @param
               f_ops puntatore a struttura struct file_operations, specifica le
10
        funzioni che agiscono sul device
               irq_handler puntatore irq_handler_t alla funzione che gestisce
    * @param
11
       gli interrupt generati dal device
               irq_mask maschera delle interruzioni attive del device
12
13
    * @retval "0" se non si è verificato nessun errore
14
15
    * @details
16
   */
17
                     GPIO* GPIO_device,
  int GPIO_Init(
18
             struct module *owner,
19
             struct platform_device *pdev,
20
             struct class* class,
21
             const char* driver name,
22
             const char* device_name,
23
             uint32_t serial,
24
             struct file_operations *f_ops,
25
             irq_handler_t irq_handler,
26
             uint32_t irq_mask) {
27
     int error = 0;
28
     struct device *dev = NULL;
29
30
    char *file_name = kmalloc(strlen(driver_name) + 5, GFP_KERNEL);
31
    sprintf(file_name, device_name, serial);
32
33
    GPIO_device->pdev = pdev;
34
    GPIO_device->class = class;
35
36
   /** Alloca un range di Mj e min numbers per il device a caratteri */
37
38
    if ((error = alloc_chrdev_region(&GPIO_device->Mm, 0 , 1, file_name)) !=
39
        0) {
      printk(KERN_ERR "%s: alloc_chrdev_region() ha restituito %d\n", __func_
          , error);
      return error;
41
42
43
   /** Inizializza la struttura cdev specificando la struttura file operations
44
      associata al device a caratteri */
45
    cdev_init (&GPIO_device->cdev, f_ops);
46
    GPIO_device->cdev.owner = owner;
47
48
   /** Crea il device all'interno del filesystem assegnandogli i numbers
49
      richiesti in precedenza e ne restituisce il puntatore. */
50
    if ((GPIO_device->dev = device_create(class, NULL, GPIO_device->Mm, NULL,
51
        file name)) == NULL) {
```

```
printk(KERN_ERR "%s: device_create() ha restituito NULL\n", __func__);
52
      error = -ENOMEM;
53
      goto device_create_error;
54
56
   /** Aggiunge il device a caratteri al sistema. Se l'operazione va a buon
57
      fine sarà possibile vedere il device sotto /dev */
58
59
    if ((error = cdev_add(&GPIO_device->cdev, GPIO_device->Mm, 1)) != 0) {
60
      printk(KERN_ERR "%s: cdev_add() ha restituito %d\n", __func__, error);
61
      goto cdev_add_error;
62
63
64
   /** Inizializza la struct resource con il valori recuperati dal device tree
65
      corrispondente al device */
66
    dev = &pdev -> dev;
67
    if ((error = of_address_to_resource(dev->of_node, 0, &GPIO_device->res))
        ! = 0) {
      printk(KERN ERR "%s: address to resource() ha restituito %d\n", func
69
          , error);
      goto of_address_to_resource_error;
70
71
    GPIO_device->res_size = GPIO_device->res.end - GPIO_device->res.start + 1;
72
73
   /** Alloca una quantita res_size di memoria fisica per il dispositivo IO a
74
      partire dall'inidirzzo res.start e ne resituisce l'inidirizzo */
75
    if ((GPIO_device->mreg = request_mem_region(GPIO_device->res.start,
76
        GPIO_device->res_size, file_name)) == NULL) {
      printk(KERN_ERR "%s: request_mem_region() ha restituito NULL\n",
77
          __func__);
      error = -ENOMEM;
      goto request_mem_region_error;
79
80
81
   /** Mappa la memoria fisca allocata e restituisce l'indirizzo virtuale */
82
83
    if ((GPIO_device->vrtl_addr = ioremap(GPIO_device->res.start, GPIO_device
84
        ->res_size)) ==NULL) {
      printk(KERN_ERR "%s: ioremap() ha restituito NULL\n", __func__);
85
      error = -ENOMEM;
86
      goto ioremap_error;
87
88
89
  /** Cerca le specifiche dell'interrupt nel device tree e restituisce il suo
90
      numero identificativo */
91
```

```
GPIO_device->irqNumber = irq_of_parse_and_map(dev->of_node, 0);
92
     if ((error = request_irq(GPIO_device->irqNumber , irq_handler, 0,
93
         file_name, NULL)) != 0) {
       printk(KERN_ERR "%s: request_irq() ha restituito %d\n", __func__, error)
       goto irq_of_parse_and_map_error;
95
96
     GPIO_device->irq_mask = irq_mask;
97
98
99
100
   /** Inizializzazione della wait-queue per la system-call read() e poll() */
101
102
     init_waitqueue_head(&GPIO_device->read_queue);
103
     init_waitqueue_head(&GPIO_device->poll_queue);
104
105
   /** Inizializzazione degli spinlock */
106
107
     spin_lock_init(&GPIO_device->slock_int);
108
     GPIO_device->can_read = 0;
109
   /** Abilitazione degli interrupt del device */
110
111
     GPIO_GlobalInterruptEnable(GPIO_device);
112
     GPIO_PinInterruptEnable(GPIO_device, GPIO_device->irq_mask);
113
     goto no_error;
114
     irq_of_parse_and_map_error:
116
        iounmap (GPIO_device->vrtl_addr);
117
     ioremap_error:
118
       release_mem_region(GPIO_device->res.start, GPIO_device->res_size);
119
     request_mem_region_error:
120
     of_address_to_resource_error:
121
     cdev_add_error:
122
       device destroy(GPIO device->class, GPIO device->Mm);
123
     device create error:
124
       cdev_del(&GPIO_device->cdev);
125
       unregister_chrdev_region(GPIO_device->Mm, 1);
126
127
   no_error:
128
129
     printk(KERN_INFO " IRQ registered as %d\n", GPIO_device->irqNumber);
130
     printk(KERN_INFO " Driver successfully probed at Virtual Address 0x%08lx\n"
131
         , (unsigned long) GPIO_device->vrtl_addr);
132
     return error;
133
   }
134
```

Quando invece il modulo viene rimosso viene chiamata la funzione **Remove**, la quale effettua le operazioni inverse chiamando la funzione GPIO\_Destroy. Sia la Probe che la Remove devono

essere ridefinite all'interno del modulo e si utilizza la struttura platform\_driver per effettuare il matching.

```
/**
1
    * @brief Definisce le funzioni probe() e remove() da chiamare al
2
       caricamento del driver.
3
   static struct platform_driver GPIO_driver = {
4
     .driver = {
5
           .name = DRIVER NAME,
6
           .owner = THIS MODULE,
7
           .of_match_table = of_match_ptr(__test_int_driver_id),
8
       },
9
     .probe = GPIO_probe,
10
     .remove = GPIO remove
12
   };
```

La funzione of\_match\_ptr(\_\_test\_int\_driver\_id) si occupa di effettuare il matching con i device contenuti all'interno del device-tree. Per ogni device contenente un campo compatible uguale a quello specificato mediante la struttura of\_device\_id verrà chiamata la funzione di Probe per far sì che il driver possa gestire quel device.

Dato che un driver può gestire più di un singolo device GPIO è stato implementato un meccanismo di gestione tramite lista. La Probe dunque inizializza il corrispondente device GPIO e lo inserisce all'interno della lista, se questa non contiene già il numero massimo consentito di dispositivi. Il device all'interno del sistema operativo Linux è visto come un file, per cui il device driver deve implementare tutte le system-call per l'interfacciamento con un file. La corrispondenza tra queste e la relativa funzione fornita dal driver viene stabilita attraverso la struttura file\_operations.

```
* @brief Struttura che specifica le funzioni che agiscono sul device
2
3
   */
4
   static struct file operations GPIO fops = {
                  = THIS_MODULE,
       .owner
6
       .llseek
                  = GPIO_llseek,
7
                  = GPIO read,
       .read
8
       .write
                  = GPIO_write,
9
                  = GPIO_poll,
       .poll
10
```

- owner: rappresenta puntatore al modulo che è il possessore della struttura. Ha lo scopo di evitare che il modulo venga rimosso quando uno delle funzionalià fornite è in uso. Inizializzato mediante la macro THIS\_MODULE.
- GPIO\_llseek: sposta l'offset di lettura/scrittura sul file.
- GPIO\_read: utilizzata per leggere dal device. La chiamata a GPIO\_read potrebbe avvenire quando il device non ha dati disponibili, in questo caso il processo chiamante deve essere messo in una coda di processi sleeping in modo tale da mascherare all'esterno le dinamiche interne del device. Per far ciò viene utilizzata una variabile "can\_read". La funzione read effettua un controllo sullo stato di quest'ultima e se rileva che non è possibile effettuare una lettura, mette il processo in sleep. L'ISR avrà il compito di settare la variabile per poter rendere possibile la lettura e risvegliare i processi dalla coda. Per realizzare questo meccanismo sono stati utilizzati spinlock e wait\_queue fornite dal kernel.
- GPIO\_write: utilizzata per inviare dati al device.
- GPIO\_poll: utilizzata per verificare se un'operazione di lettura sul device risulti bloccante. Verifica lo stato della variabile can\_read ed in caso sia possibile effettuare una lettura, ritorna un'opportuna maschera.
- GPIO\_open: chiamata all'apertura del file descriptor associato al device. Se alla chiamata viene specificato il flag O\_NONBLOCK tutte le operazioni di lettura sul file descriptor aperto non risulteranno essere bloccanti.
- GPIO\_release: chiamata alla chiusura del file descriptor associato al device.

Il codice allegato è diviso in:

- GPIO.h/GPIO.c : definizione e implementazione di una struttura che astrae il nostro device GPIO in kernel mode. Contiene ciò che è necessario al funzionamento del driver, compreso lo spinlock per l'accesso in mutua esclusione alla variabile can\_read e le wait\_queue.
- GPIO\_list.h/GPIO\_list.c: definizione e implementazione di una lista di oggetti GPIO. Fornisce tutte le funzioni necessarie per l'interfacciamento quali inizializzazione, cancellazione, aggiunta oggetto, ricerca.
- GPIO\_kernel\_main.c: rappresenta il vero e proprio modulo kernel che reimplementa le tutte funzioni necessarie all'interfacciamento.

Per compilare il modulo è sufficiente lanciare lo script "prepare\_environment.sh" prima di dare il comando make. Segue il Makefile utilizzato per la compilazione:

```
obj-m += my_kernel_GPIO.o
my_kernel_GPIO-objs :=GPIO_kernel_main.o GPIO.o GPIO_list.o

all:
make -C linux-xlnx/ M=$(PWD) modules

clean:
make -C linux-xlnx/ M=$(PWD) clean
```

Una volta ottenuto il kernel object (.ko) l'ultima operazione da effettuare è quella di inserirlo mediante il comando:

```
insmod my_kernel_GPIO.ko
```

root@linaro-developer:/# insmod my\_kernel\_GPIO.ko

Se l'operazione è andata a buon fine si visualizzeranno i seguenti messaggi stampando il log del kernel tramite il comando dmesg:

```
35.366499] my_kernel_GPIO: loading out-of-tree module taints kernel.
   35.367646] Chiamata GPIO probe
   35.368084] IRQ registered as 46
   35.368093] Driver succesfully probed at Virtual Address 0xe0b20000
   35.368100]
              43c00000.GPIO => GPI00
   35.368270] Chiamata GPIO_probe
   35.371049] IRO registered as 47
   35.371059] Driver succesfully probed at Virtual Address 0xe0b40000
   35.371066]
               43c10000.GPIO => GPIO1
   35.371245] Chiamata GPIO probe
   35.371540] IRQ registered as 48
               Driver successfully probed at Virtual Address 0xe0b60000
   35,3715501
   35.371556]
               43c20000.GPIO => GPIO2
root@linaro-developer:/#
```

Figura 2.19: Log del kernel dopo insmod

Per mostrare la correttezza di tutte le funzionalità implementate sono state create due user application: read\_block\_user\_app.c, read\_NON\_block\_user\_app.c e poll\_user\_app.c che sono allegate.

- read\_block\_user\_app.c : l'utente specifica tramite linea di comando quale GPIO vuole utilizzare (-s GPIO0 switches; -b GPIO1 buttons; -l GPIO2 leds). Effettua in un loop infinito la chiamata a read per controllare se siano presenti nuovi valori da leggere sul dispositivo selezionato.
- read\_NON\_block\_user\_app.c: l'utente specifica tramite linea di comando quale GPIO vuole utilizzare (-s GPIO0 switches; -b GPIO1 buttons; -l GPIO2 leds). Effettua in un loop infinito la chiamata a read (distanziate l'una dall'altra di un tempo specificato tramite il parametro TIMEOUT per rendere verificabile il funzionamento) per controllare se siano presenti nuovi valori da leggere sul dispositivo. L'apertura del device è effettuata specificando il flag O\_NONBLOCK per cui le chiamate a read non saranno mai bloccanti.
- poll\_user\_app.c : l'utente specifica tramite linea di comando quale GPIO vuole utilizzare (-s GPIO0 switches; -b GPIO1 buttons; -l GPIO2 leds). Effettua una chiamata a poll con un

TIMEOUT specificato: se prima della scadenza di questo vengono rilevati nuovi valori da leggere la funzione ritorna la maschera degli eventi rilevati e viene effettuata una chiamata a read che non sarà bloccante; altrimenti la funzione ritorna il valore 0 e non verrà effettuata la chiamata a read in quanto bloccante.

Per rimuove il modulo impartire il comando:

```
rmmod my_kernel_GPIO.ko
```

Figura 2.20: Log kernel dopo rimozioni moduli

#### 2.2.6.2 UIO

L'Userspace I/O (UIO) è un framework che permette di gestire i driver direttamente nell'userspace e fornisce meccanismi di **gestione delle interruzioni a livello utente**. La prima operazione da effettuare prima di scrivere un driver UIO è recarsi all'interno del progetto del device-tree e aggiungere ai bootargs nel file system-top.dts il parametro "uio\_pdrv\_genirq.of\_id=generic-uio" e all'interno del file pl.dtsi impostare il campo compatible dei device GPIO a "generic-uio". Segue il file pl.dtsi:

```
1
     amba_pl: amba_pl {
2
       #address-cells = <1>;
3
       \#size-cells = <1>;
4
       compatible = "simple-bus";
5
       ranges ;
6
       GPIO_0: GPIO@43c00000 {
         /* This is a place holder node for a custom IP, user may need to
8
             update the entries */
         clock-names = "s00 axi aclk";
9
         clocks = < & clkc 15>;
10
         compatible = "generic-uio";
11
         interrupt-names = "interrupt";
12
         interrupt-parent = <&intc>;
13
```

```
interrupts = <0 29 4>;
14
          reg = \langle 0x43c00000 0x10000 \rangle;
15
         xlnx, s00-axi-addr-width = <0x5>;
16
         xlnx, s00-axi-data-width = <0x20>;
17
18
       GPIO 1: GPIO@43c10000 {
19
          /* This is a place holder node for a custom IP, user may need to
20
             update the entries */
         clock-names = "s00_axi_aclk";
21
          clocks = < & clkc 15>;
22
          compatible = "generic-uio";
23
          interrupt-names = "interrupt";
^{24}
          interrupt-parent = <&intc>;
25
          interrupts = <0 30 4>;
26
          reg = \langle 0x43c10000 0x10000 \rangle;
27
         xlnx, s00-axi-addr-width = <0x5>;
28
         xlnx, s00-axi-data-width = <0x20>;
29
       };
30
       GPIO 2: GPIO@43c20000 {
31
          /* This is a place holder node for a custom IP, user may need to
32
             update the entries */
          clock-names = "s00 axi aclk";
33
          clocks = < & clkc 15>;
34
          compatible = "generic-uio";
35
          interrupt-names = "interrupt";
36
          interrupt-parent = <&intc>;
37
          interrupts = <0 31 4>;
38
          reg = \langle 0x43c20000 0x10000 \rangle;
39
         xlnx, s00-axi-addr-width = <0x5>;
40
          xlnx, s00-axi-data-width = <0x20>;
41
       };
42
     };
43
   };
44
```

A questo punto si ricompila il device-tree generando il file .dtb e lo si sposta nella partizione di BOOT della SD Card. All'avvio del sistema operativo si potranno osservare sotto /dev i tre device.

| root@linaro-deve | loper:~# ls /dev/  |        |       |       |         |             |
|------------------|--------------------|--------|-------|-------|---------|-------------|
| block            | memory_bandwidth   | гамб   | tty19 | tty39 | tty59   | vcsa1       |
| char             | mmcblk0            | ram7   | tty2  | tty4  | tty6    | vcsa2       |
| console          | mmcblk0p1          | ram8   | tty20 | tty40 | tty60   | vcsa3       |
| cpu_dma_latency  | mmcblk0p2          | ram9   | tty21 | tty41 | tty61   | vcsa4       |
| disk             | network_latency    | random | tty22 | tty42 | tty62   | vcsa5       |
| fd               | network_throughput | shm    | tty23 | tty43 | tty63   | vcsa6       |
| full             | null               | snd    | tty24 | tty44 | tty7    | VCSU        |
| gpiochip0        | port               | stderr | tty25 | tty45 | tty8    | vcsu1       |
| iio:device0      | ptmx               | stdin  | tty26 | tty46 | tty9    | vcsu2       |
| initctl          | pts                | stdout | tty27 | tty47 | ttyPS0  | vcsu3       |
| kmsg             | ram0               | tty    | tty28 | tty48 | uio0    | vcsu4       |
| log              | ram1               | tty0   | tty29 | tty49 | uio1    | vcsu5       |
| loop-control     | ram10              | tty1   | tty3  | tty5  | uio2    | vcsuб       |
| loop0            | ram11              | tty10  | tty30 | tty50 | urandom | vga_arbiter |
| loop1            | ram12              | tty11  | tty31 | tty51 | VCS     | watchdog    |
| loop2            | ram13              | tty12  | tty32 | tty52 | vcs1    | watchdog0   |
| loop3            | ram14              | tty13  | tty33 | tty53 | vcs2    | xconsole    |
| loop4            | ram15              | tty14  | tty34 | tty54 | vcs3    | zero        |
| loop5            | ram2               | tty15  | tty35 | tty55 | vcs4    |             |
| loop6            | ram3               | tty16  | tty36 | tty56 | vcs5    |             |
| loop7            | ram4               | tty17  | tty37 | tty57 | vcs6    |             |
| mem              | ram5               | ttv18  | ttv38 | ttv58 | vcsa    |             |

Figura 2.21

Il driver userspace effettuerà il mapping dei device per poi mettersi in attesa di notifica di interrupt tramite chiamata a read. Segue uno schema generale.



Segue il codice relativo al driver UIO:

```
#include <unistd.h>
#include <stdlib.h>
#include <stdio.h>
#include <limits.h>
#include <sys/types.h>
#include <sys/stat.h>
```

```
#include <fcntl.h>
  #include <sys/mman.h>
  #include <poll.h>
  #include "GPIO_interrupt_uio_poll.h"
11
  #define DIR OFF
                         0
                            // DIRECTION
12
  #define WRITE OFF
                         4
                            // WRITE
13
  #define READ_OFF
                          // READ
                        8
14
  #define GLOBAL_INTR_EN 12 // GLOBAL INTERRUPT ENABLE
15
  #define INTR_EN
                            16 // LOCAL INTERRUPT ENABLE
16
  #define INTR_ACK_PEND
                            28 // PENDING/ACK REGISTER
17
18
  #define INTR_MASK 15
19
20
  #define TIMEOUT 2000
21
22
  typedef u_int8_t u8;
23
  typedef u_int32_t u32;
24
25
  void write_reg(void *addr, unsigned int offset, unsigned int value)
26
27
    *((unsigned*)(addr + offset)) = value;
28
29
30
  unsigned int read_reg(void *addr, unsigned int offset)
31
32
    return *((unsigned*)(addr + offset));
33
34
35
36
  void wait_for_interrupt(int fd0, int fd1, int fd2, void *addr_0, void *
37
      addr_1, void *addr_2)
38
39
    int pending = 0;
40
    int reenable = 1;
41
    u32 read value;
42
    struct pollfd poll_fds [3];
43
    int ret;
44
45
    printf("Waiting for interrupts....\n");
46
^{47}
    poll_fds[0].fd = fd0;
48
    poll_fds[0].events = POLLIN; //The field events is an input parameter, a
49
        bit mask specifying the
                         //events the application is interested in for the file
50
                             descriptor fd.
                        //Means that we are interested at the event: there is
51
                            data to read.
```

```
poll_fds[1].fd = fd1;
52
    poll_fds[1].events = POLLIN;
53
54
    poll fds[2].fd = fd2;
    poll_fds[2].events = POLLIN;
56
57
    // non blocking wait for an interrupt on file descriptors specified in the
58
         pollfd structure*/
    ret = poll(poll_fds, 3, TIMEOUT); //timeout of TIMEOUT ms
59
    if (ret > 0) {
60
         if(poll_fds[0].revents && POLLIN) {
61
62
           read(fd0, (void *)&pending, sizeof(int));
63
           write_reg(addr_0, GLOBAL_INTR_EN, 0); //disabilito interruzioni
64
           printf("*************************");
65
           read_value = read_reg(addr_0, READ_OFF);
66
           printf("Read value: %08x\n", read_value);
67
           write_reg(addr_0, INTR_ACK_PEND, INTR_MASK); //ACK
68
           sleep(1);
69
           write_reg(addr_0, INTR_ACK_PEND, 0); //ACK
70
           write reg(addr 0, GLOBAL INTR EN, 1); //abiito interruzioni
71
           write(fd0, (void *)&reenable, sizeof(int));
72
73
74
         if (poll_fds[1].revents && POLLIN) {
75
76
           read(fd1, (void *)&pending, sizeof(int));
77
           write_reg(addr_1, GLOBAL_INTR_EN, 0); //disabilito interruzioni
78
           printf("*************************");
79
           read_value = read_reg(addr_1, READ_OFF);
80
           printf("Read value: %08x\n", read_value);
81
           write_reg(addr_1, INTR_ACK_PEND, INTR_MASK); //ACK
82
           sleep(1);
           write_reg(addr_1, INTR_ACK_PEND, 0); //ACK
           write_reg(addr_1, GLOBAL_INTR_EN, 1); //abiito interruzioni
85
           write(fd1, (void *)&reenable, sizeof(int));
86
87
88
         if (poll_fds[2].revents && POLLIN) {
89
90
91
           read(fd2, (void *)&pending, sizeof(int));
           write_reg(addr_2, GLOBAL_INTR_EN, 0); //disabilito interruzioni
92
           printf("*********ISR LED*********\n");
93
           read_value = read_reg(addr_2, READ_OFF);
94
           printf("Read value: %08x\n", read_value);
95
           write_reg(addr_2, INTR_ACK_PEND, INTR_MASK); //ACK
96
           sleep(1);
97
           write_reg(addr_2, INTR_ACK_PEND, 0); //ACK
98
           write_reg(addr_2, GLOBAL_INTR_EN, 1); //abiito interruzioni
99
```

```
write(fd2, (void *)&reenable, sizeof(int));
100
101
         }
102
     }
104
105
106
   int main(int argc, char *argv[]){
107
108
     void *gpio_0_ptr;
109
     void *gpio_1_ptr;
110
     void *gpio_2_ptr;
111
112
     //----MAPPING GPIO_0-----//
113
114
     int fd_gpio_0 = open("/dev/uio0", O_RDWR);
115
     if (fd_gpio_0 < 1) {</pre>
116
       printf("Errore nell'accesso al device UIOO.\n");
117
       return -1;
119
     }
120
     unsigned dimensione_pag = sysconf(_SC_PAGESIZE);
121
122
     gpio_0_ptr = mmap(NULL, dimensione_pag, PROT_READ|PROT_WRITE, MAP_SHARED,
123
         fd_gpio_0, 0);
124
     write_reg(gpio_0_ptr, GLOBAL_INTR_EN, 1); // abilitazione interruzioni
125
         globali
     write_reg(gpio_0_ptr, INTR_EN, INTR_MASK); // abilitazione interruzioni
126
127
     //-----MAPPING GPIO 1------
128
129
     int fd_gpio_1 = open("/dev/uio1", O_RDWR);
130
     if (fd_gpio_1 < 1) {</pre>
131
       printf("Errore nell'accesso al device UI01.\n");
       return -1;
133
     }
134
135
     gpio_1_ptr = mmap(NULL, dimensione_pag, PROT_READ|PROT_WRITE, MAP_SHARED,
136
        fd_gpio_1, 0);
137
     write_reg(gpio_1_ptr, GLOBAL_INTR_EN, 1); // abilitazione interruzioni
138
         globali
     write_reg(gpio_1_ptr, INTR_EN, INTR_MASK); // abilitazione interruzioni
139
140
     //----MAPPING GPIO_2-----//
141
142
     int fd_gpio_2 = open("/dev/uio2", O_RDWR);
143
     if (fd_gpio_2 < 1) {</pre>
144
```

```
printf("Errore nell'accesso al device UIO2.\n");
145
       return -1;
146
     }
147
     gpio_2_ptr = mmap(NULL, dimensione_pag, PROT_READ|PROT_WRITE, MAP_SHARED,
149
         fd qpio 2, 0);
150
     write_reg(gpio_2_ptr, GLOBAL_INTR_EN, 1); // abilitazione interruzioni
151
         globali
     write_reg(gpio_2_ptr, INTR_EN, INTR_MASK); // abilitazione interruzioni
152
153
154
155
     while (1) {
156
       printf("Calling function wait_for_interrupt: ");
157
       wait_for_interrupt(fd_gpio_0, fd_gpio_1, fd_gpio_2, gpio_0_ptr,
158
           gpio_1_ptr, gpio_2_ptr);
     }
159
     // unmap the gpio device
161
     munmap(gpio 0 ptr, dimensione pag);
162
     munmap(gpio_1_ptr, dimensione_pag);
163
     munmap(gpio_2_ptr, dimensione_pag);
164
165
     return 0;
166
167
168
```

La prima operazione del driver, come introdotto all'inizio della sezione, è quella di aprire tre file descriptor sui tre device UIO corrispondenti ai tre GPIO. Successivamente calcola la dimensione della pagina e effettua il mapping tramite chiamata a mmap(). Si è scelto di non effettuare chiamate a read() bloccanti ma di utilizzare la system call poll() per verificare se sono disponibili nuovi dati prima di effettuare una lettura. La funzione prende in ingresso un array di strutture pollfd composte da tre campi:

- 1. file descriptor: descriptore del file associato al device.
- 2. events: maschera di bit che indica gli eventi, relativi al file descriptor, ai quali l'applicazione è interessata.
- 3. revents: maschera riempita dal kernel contenente gli eventi rilevati.

La chiamata poll() prende in ingresso la suddetta struttura, un intero che indica quanti oggetti sono presenti in quest'ultima e un parametro che indica il tempo, per il quale il processo deve attendere notifiche di eventi dal device espresso in millisecondi.

# Capitolo 3

# **UART**

# 3.1 Traccia

Sviluppo e test di un ipcore che implementa il protocollo UART e comunica su bus AXI. Sintesi del dispositivo su Zynq 7000 e sviluppo dei driver (bare metal, userspace, kernelspace) per utilizzare la periferica in ambiente LINUX.

## 3.2 Soluzione

# 3.2.1 Dispostivo UART

L'implementazione del componente UART è stata realizatta seguendo lo schema di un generico dispositivo commerciale, dividendo dunque la logica nei seguenti blocchi (Figura 3.1):

- sezione ricevitore: implementa la logica di ricezione. Quando un byte è ricevuto viene copiato nell'Holding Register e vi rimane fino alla completa ricezione del successivo byte. Al completamento della ricezione il segnale **RDA** viene asserito fino all'inizio di una successiva ricezione.
- sezione trasmettitore: implementa la logica di trasmissione. Il trasferimento viene abilitato asserendo il segnale TX\_ENABLE. All'inizio dell'trasferimento il segnale tx\_busy diviene attivo e vi resta fino alla fine del trasferimento. Per questione di temporizzazione è necessario che il segnale di enable del trasferimento sia un pulse in modo che ritorni automaticamente al valore basso, evitando un nuovo ciclo di trasferimento involontario. Dunque viene utilizzato il componente Level to Pulse che prende in ingresso il segnale di enable esterno e sul rising edge di quest'ultimo produce in uscita un pulse.
- modulazione del clock: componente che prende in ingresso il clock esterno e adegua i clock dei componenti interni per rispettare le velocità imposte dal protocollo.



Figura 3.1: Schema a blocchi componente UART

Con riferimento alla Figura 3.1, si stabilisca la seguente convezione: i segnali in grasseto rappresentano l'interfaccia del componente, quelli sulla sinistra indicano segnali di ingresso, quelli sulla desrta di uscita. Alcuni sengali (clock, reset), avendo multiple destinazioni, non sono collegati per pura questione di comprensione.

#### 3.2.1.1 Sezione Trasmissione

- Shift Register con scorrimento a destra, caricamento parallelo del dato da trasmettere ed uscita seriale per la trasmissione sul canale.
- Contatore Mod 11 incrementato ad ogni bit trasmesso il cui segnale di uscita counter\_done viene utilizzato dalla control unit per verificare la fine della trasmissione.
- Macchina a stati finiti che implementa la logica di trasmissione del protocollo. Segue un grafo degli stati per descriverne il funzionamento:



Figura 3.2: Diagramma Stati FSM trasferimento

Il sengale di reset forza la macchina nello stato di idle.

#### 3.2.1.2 Sezione Ricezione

- Shift Register con scorrimento a destra, ingresso seriale del bit ricevuto ed uscita parallela. Si è scelto di connettere l'uscita direttamente ad un Holding Register esterno, il quale viene abilitato dalla FSM solo quado la ricezione è completata e successivamente viene disabilitato per preservare il dato fino all'arrivo dei successivo.
- Porte XOR per il calcolo del bit di parità e verifica integrità del frame.
- Contatore Mod 8 utilizzato all'inizio della ricezione per lo sfasamento necessario per effettuare il campionamento della linea di ingresso al centro del bit.
- Contatore Mod 16 utilizzato per il campionamento dei bit.
- Contatore Mod 10 utilizzato per tenere traccia del numero dei bit già ricevuti. Dimensionato a 10 in quanto non viene memorizzato il bit di start.
- Macchina a stati finiti che implementa la logica di ricezione del protocollo. Segue un grafo degli stati per descriverne il funzionamento:



Figura 3.3: FSM ricezione

Si è scelto, per questioni di temporizzazione e per fornire un modello di programmazione adeguato, aggiungendo uno stato rda\_state. Questo perchè quando il carattere è stato ricevuto completatamente si passa dallo stato get\_bit a quello check\_stop dove viene dato l'enable dell'holding register nel quale verrà copiato il dato. Dunque ci si riserva un ciclo di clock per effettuare questa operazione e alzare RDA nello stato successivo quando il dato è già stato copiato nell'holding register.

Naturalmente, il segnale di reset forza la macchina a tornare nello stato idle.

## 3.2.1.3 Modulazione del Clock

Il componente UART prende in ingresso due parametri generic che indicano il Baud Rate e la frequenza del clock che fa da base dei tempi. È stato realizzato un componete Clock Mod che rallenta la frequenza di ingresso del doppio del parametro dato in ingresso dal Generic. Il seguente componente, con parametri differenti è stato utilizzato sia per il Baud Rate sia per gestire la diversa tempificazione di ricevitore e trasmettitore a partire dalla stessa base dei tempi.

- Baud Generator: prende in ingresso la costante Baud Divide, calcolata come  $BaudDivide = \frac{freq_{in}}{BaudRate*16*2}$
- Tx clock Mod: prende in ingresso 8 per far sì che la frequenza del clock del trasmettitore sia 16 volte più lenta di quella del ricevitore.

## 3.2.2 Custom AXI IP Core

Si procede dunque alla crazione di un costum IP Core come mostrato nel precedente capitolo. Verranno instanziati due componenti:

- 1. **my\_uart\_intv1**: top module dell'IP. Il segnale TX è in out all'ip mentre quello di RX in ingresso.
- 2. my\_uart\_int\_v1\_0\_S00\_AXI: si occupa dell'interfacciamento del componente UART con il bus per la logica di trasmissione da e verso il processore. Intefaccia i segnali TX e RX dal componente UART al top module. Gestisce la logica di interruzione della periferica.

## 3.2.2.1 my\_uart\_int\_v1\_0\_S00\_AXI

Segue una tabella degli indirizzi dei registri utilizzati dal componente

| Nome              | Offset | Map bit->segnali                    | DIR |
|-------------------|--------|-------------------------------------|-----|
| TX_DATA           | 0      | TX_DATA[70]                         | W   |
| TX_ENABLE         | 4      | TX_EN[0]                            | W   |
| UART_STATUS_REG   | 8      | TX_BUSY[4] RDA[3] PE[2] FE[1] OE[0] | R   |
| RX_DATA           | 12     | RX_DATA[70]                         | R   |
| GLOBAL_INT_ENALBE | 16     | GBL_INT_EN[0]                       | W   |
| INT_ENABLE_MASK   | 20     | INT_MASK[10]                        | W   |
| PENDING_INT/ACK   | 28     | INTR_PEND[10]/ACK[10]               | R/W |

Tabella 3.1: Mapping indirizzi

Si omette la connessione del componente UART in quanto basilare e riassumibile tramite la Tabella 3.1.

Il componente genera il segnale di interrupt se è stato completato il trasferimento di un carattere ( $falling\ edge\ di\ TX\_BUSY$ ) oppure se ne è stata completata la ricezione ( $rising\ edge\ di\ RDA$ ).

Si mostra la porzione di codice VHDL che consente la rilevazione di una delle due condizioni.

```
--! process utilizzato per captare varizione dei segnali RDA(bit 3) e
1
          tx busy(bit 4)
       --! la sintesi da due FF in cascata
2
       status_reg_sampling : process (S_AXI_ACLK, uart_status_reg)
3
       begin
4
       if (rising_edge (S_AXI_ACLK)) then
5
           if (S_AXI_ARESETN = '0') then
               last_stage <= (others => '0');
               current_stage <= (others => '0');
8
           else
9
               last_stage <= uart_status_reg(4 downto 3);</pre>
10
               current_stage <= last_stage;</pre>
11
           end if;
12
```

```
end if;
13
14
       end process;
15
       tx_busy_falling_detect <= not last_stage(1) and current_stage(1);</pre>
17
       --! detect falling edge tx busy
18
       rx_rising_detect <= not current_stage(0) and last_stage(0);</pre>
19
       --! detect rising edge RDA
20
21
     changed_bits <= (rx_rising_detect & tx_busy_falling_detect)</pre>
22
             and intr_mask;
23
     --! and con la intr_mask perchè sono interessato a vedere l'edge del
24
     --! solo se la relativa interruzione è abilitata
25
26
       change_detected <= global_intr or_reduce(changed_bits);</pre>
27
        --! Segnale che indica se è stato rilevata una variazione di tx_busy o
28
            RDA
        --! alla quale si è interessati
```

Siamo interessati a rilevare uno dei due edge solo se le due linee di interruzione sono abilitate (INTR\_MASK) e se sono abilitate le interruzioni globali del componente. Segue il process di gestione delle interruzioni pendenti e dell'ack. Se viene rilevata una nuova richiesta di interruzione su una delle due linee essa viene aggiunta alle precedenti interruzioni pendenti. Se viene dato un ack per la specifica interruzione essa viene rimossa da quelle pendenti.

```
pending_intr_tmp <= pending_intr;</pre>
2
3
       --! process per la gestizione della logica di interruzione pedente
       --! e meccanismo di ack per rimuovere l'interruzione pendente
5
       intr_pending : process (S_AXI_ACLK, change_detected, ack_intr)
6
       begin
7
       if (rising_edge (S_AXI_ACLK)) then
           if (change detected = '1') then
              --! se c'è richiesta di interruzione su una delle due line
10
                pending_intr <= pending_intr_tmp or changed_bits;</pre>
11
         --! aggiungi la richiesta alle interruzioni pendenti
12
           elsif (or_reduce(ack_intr)='1') then
13
              --! se viene dato un ack
14
                pending_intr <= pending_intr_tmp and (not ack_intr);</pre>
15
           --! rimuovi la richiesta pendente relativa
16
           else
17
         pending_intr <= pending_intr_tmp:</pre>
18
       --! altrimenti il segnale resta al suo valore corrente
19
           end if;
20
       end if;
21
       end process;
22
```

Segue il codice per la gestione dell'unico segnale di interrupt uscente dall'IP Core. Per capire quale delle due linee interne ha generato la richiesta di interruzione alla CPU dovrà essere verificato tramite software

```
1
     --! process per gestire l'unica linea di interruzione
2
      --! in unscita dal componente
3
       inst_irq : process(S_AXI_ACLK, pending_intr, global_intr)
       begin
5
           if (rising_edge (S_AXI_ACLK)) then
6
                if ( S_AXI_ARESETN = '0' ) then
                         interrupt <= '0';</pre>
8
                else
9
                     if (or_reduce(pending_intr) = '1' and global_intr = '1')
10
                        then
           --! Se c'è almeno un interruzione pendente e globali sono abilitate
11
                         interrupt <= '1';</pre>
12
                     --! interrupt = '1'
13
                     else
14
                         interrupt <= '0';</pre>
15
                     --! altrimenti 0
16
                     end if;
17
                end if;
18
           end if;
       end process;
20
```

Si mostra di seguito l'andamento dei segnali che gestiscono il processo di interruzione del componente. Si consideri i segnali TX e RX rispettivamente il bit 0 ed il bit 1 degli omonimi segnali.



Figura 3.4: Gestione interruzioni trasmissione



Figura 3.5: Gestione interruzioni ricezione

# 3.2.3 Design

Per testare il componente si è scelto di inserire due dispositivi identici UART nel Block Design. UART\_1 sarà utilizzato esclusivamente da trasmettiore, UART\_0 da ricevitore. Per collegare i due segnali di interrupt è stato utilizzato il componente Concat.



Figure 3.6: Block Design

### 3.2.4 Driver Standalone

Il driver Standalone è stato realizzato per verificare il comportamento basilare del dispositovo. Come applicativo di test si è scelto di realizzare un main che esegue cinque invii dello stesso carattere. Il corretto funzionamento può essere verificato controllando le varibaili "count" di debug e i registri della periferica. Per la stesura delle librerie di gestione delle periferiche si rimanda alla documentazione del codice. Il primo carattere viene inviato nel main del programma, i successivi nell'ISR del trasmettitore. Si noti che, avendo due linee di interruzione con la stessa priorità attribuita dal software, il GIC per risolvere eventuali conflitti nel caso in cui le due interrupt si verifichino insieme, assegna priorità maggiore alla linea con ID più basso (parametro XPAR\_FABRIC\_UART\_X\_INTERRUPT\_INTR) . In questo caso il ricevitore (UART\_0), collegato alla linea 61 del GIC, avrà maggiore priorità. Si riporta di seguito il main del programma.

```
#include "myuart.h"
  #include <stdio.h>
  #include <stdlib.h>
  #include "xil_io.h"
  #include "xil_exception.h"
5
  #include "xparameters.h"
  #include "xil_cache.h"
  #include "xil_printf.h"
  #include "xil_types.h"
  #include "xscugic.h"
10
  #include "xil cache l.h"
11
12
  13
     ********
14
  #define INTC_DEVICE_ID
                           XPAR_SCUGIC_O_DEVICE_ID
15
16
  #define UARTO_BASE_ADDR
                           0x43C00000
17
                           0x43C10000
  #define UART1_BASE_ADDR
18
19
  #define INT_MASK_TX
                         0x1
20
  #define INT MASK RX
                         0x2
21
  /********
                               Type Definitions
22
     *********
  void DeviceDriverHandler0();
24
  void DeviceDriverHandler1();
25
  void ISR TX(UART UARTInstance);
26
  void ISR_RX(UART UARTInstance);
27
28
  UART UARTInstance0, UARTInstance1;
30
  u32 pendingReg, dataReg;
31
  volatile static int count0, count1, tx_count, rx_count;
32
  XScuGic InterruptController;
33
  XScuGic_Config *GicConfig;
34
  int i=1;
35
36
37
```

```
/**
38
39
    * @brief Effettua la configurazione e l'abilitazione del GIC.
40
41
     @return XST_SUCCESS se la configurazione è avvenuta correttamente
42
           XST FAILURE altrimenti
43
44
    * @note
45
46
   */
47
  int SetupInterrupt(){
48
49
       int Status;
50
51
       //inizializzazione driver xscugic per la gestione del gic
52
       GicConfig = XScuGic_LookupConfig(INTC_DEVICE_ID);
53
       Status = XScuGic_CfgInitialize(&InterruptController,GicConfig, GicConfig
54
          ->CpuBaseAddress);
       if ( Status != XST SUCCESS) return XST FAILURE;
55
56
       //abilita la gestione delle eccezioni relative alla lina di interruzione
57
           in ingresso.
       Xil_ExceptionRegisterHandler(XIL_EXCEPTION_ID_INT,
58
           (Xil_ExceptionHandler) XScuGic_InterruptHandler, &InterruptController)
59
       Xil_ExceptionEnable();
61
       //Associa l'handler definito dall'utente alla linea di interruzione in
62
          ingresso al gic
       //relativa al componente.
63
       Status = XScuGic_Connect(&InterruptController,
64
          XPAR FABRIC UART 0 INTERRUPT INTR,
           (Xil_ExceptionHandler) DeviceDriverHandler0, (void *) &
              InterruptController);
       if ( Status != XST_SUCCESS) return XST_FAILURE;
66
67
68
       Status = XScuGic_Connect(&InterruptController,
69
          XPAR_FABRIC_UART_1_INTERRUPT_INTR,
               (Xil_ExceptionHandler)DeviceDriverHandler1, (void *)&
70
                   InterruptController);
           if ( Status != XST_SUCCESS) return XST_FAILURE;
71
72
       //Abilita la linea di interruzione del gic relativa al componente
73
          mappato
       XScuGic_Enable(&InterruptController, XPAR_FABRIC_UART_0_INTERRUPT_INTR);
74
       XScuGic_Enable(&InterruptController, XPAR_FABRIC_UART_1_INTERRUPT_INTR);
75
76
       return Status;
77
```

```
78
79
80
82
   int main(void) {
83
84
     //Configurazione ed enable del Gic
85
     if(SetupInterrupt() != XST_SUCCESS)
86
       return XST_FAILURE;
87
88
     //Init della struttura dati che astrae il componente UART
89
     UART_Init(&UARTInstance0, UART0_BASE_ADDR);
90
     UART_Init(&UARTInstance1, UART1_BASE_ADDR);
91
92
93
     //Abilitazione delle interruzioni globali del componente e delle singole
94
         linee interne di interrupt
     UART GlobalEnableInterrupt(&UARTInstance0,0x1);
95
     UART_EnableInterrupt(&UARTInstance0, INT_MASK_RX);
96
97
     UART GlobalEnableInterrupt (&UARTInstance1, 0x1);
98
     UART_EnableInterrupt(&UARTInstance1,INT_MASK_TX);
99
100
101
     //contatore utilizzato per verificare il corretto funzionamento del
102
         dispositivo.
     //indica il numero di volte che l'handler è stato chiamato.
103
     count 0=0;
104
     count1=0;
105
106
     //invio di prova
107
     UART_SetData(&UARTInstance1,0xF);
108
     UART_Start(&UARTInstance1);
109
     while (i>0) {
111
        i++;
112
113
114
     return 0;
115
   }
116
117
   void DeviceDriverHandler0()
118
119
120
     count 0++;
121
     //vengono disabilitate le intrruzioni globali del componente
122
     UART_GlobalDisableInterrupt(&UARTInstance0,0x1);
123
     pendingReg = UART GetPending(&UARTInstance0);
124
```

```
printf("PENDING REG :%08x \n\n", pendingReg);
125
126
     /* avendo una sola linea di interruzione diretta verso il processore
127
       è necessario identificare quale delle due linee interne ha
128
       attivato la linea IRQ. Nel fare questo è necessario esplicitare uno
129
       schema di priorità interno di gestione delle interruzioini.
130
       In questo caso viene gestita prima l'interruzione relativa alla linea RX
131
     */
132
133
     if((pendingReg \& 0x00000002) == 0x00000002)
134
        ISR_RX (UARTInstance0);
135
     else if((pendingReg & 0x00000001) == 0x00000001){
136
       ISR_TX (UARTInstance0);
137
138
139
140
     //abilitazione interruzioni globali del componente
141
     UART_GlobalEnableInterrupt(&UARTInstance0,0x1);
142
143
144
145
   void DeviceDriverHandler1()
146
147
148
     count1++;
149
     //vengono disabilitate le intrruzioni globali del componente
150
     UART_GlobalDisableInterrupt(&UARTInstance1,0x1);
151
     pendingReg = UART_GetPending(&UARTInstance1);
152
     printf("PENDING REG :%08x \n\n", pendingReg);
153
154
     /* avendo una sola linea di interruzione diretta verso il processore
155
       è necessario identificare quale delle due linee interne ha
156
       attivato la linea IRQ. Nel fare questo è necessario esplicitare uno
157
       schema di priorità interno di gestione delle interruzioini.
        In questo caso viene gestita prima l'interruzione relativa alla linea RX
159
     */
160
161
     if ((pendingReg & 0x00000002) == 0x00000002)
162
        ISR_RX(UARTInstance1);
163
     else if((pendingReg & 0x00000001) == 0x00000001) {
164
       ISR_TX (UARTInstance1);
165
       if (tx_count<5) {</pre>
166
       UART_SetData(&UARTInstance1, 0xF);
167
       UART_Start(&UARTInstance1);}
168
169
     //abilitazione interruzioni globali del componente
170
     UART_GlobalEnableInterrupt(&UARTInstance1,0x1);
171
   }
172
173
```

```
174
   void ISR TX(UART UARTInstance) {
175
     printf("******* ISR TX*********\n\n");
176
     tx count++;
177
     //ACK interruzione relativa a TX
178
     UART ACK(&UARTInstance, 0x1);
179
180
181
   void ISR_RX(UART UARTInstance) {
182
     printf("******* ISR RX*********\n\n");
183
     rx_count++;
184
     //ACK interruzione relativa a RX
185
     UART_ACK(&UARTInstance, 0x2);
186
187
```

## 3.2.5 Driver Linux

#### 3.2.5.1 Driver Kernel Mode

Per una spiegazione più dettagliata della scrittura del driver sottoforma di modulo kernel si rimanda alla sezione corrispondente del precedente capitolo. Per l'astrazione del nostro device UART si è realizzata una struct, definita nel file UART.h, che contiene tutte le informazioni necessarie per la gestione del dispositivo.

```
1
   * @brief Stuttura che astrae un device UART in kernel-mode.
2
   * Contiene ciò che è necessario al funzionamento del driver.
  typedef struct {
5
  /** Major e minor number associati al device (M: identifica il driver
      associato al device; m: utilizzato dal driver per discriminare il
      singolo device tra quelli a lui associati) */
    dev_t Mm;
7
  /** Puntatore a struttura platform_device cui l'oggetto UART si riferisce */
    struct platform_device *pdev;
  /** Stuttura per l'astrazione di un device a caratteri */
10
    struct cdev cdev;
11
  /** Puntatore alla struttura che rappresenta l'istanza del device */
12
    struct device* dev:
13
  /** Puntatore a struttura che rappresenta una vista alto livello del device
14
      */
    struct class* class;
15
  /** Interrupt-number a cui il device è connesso */
16
    uint32_t irqNumber;
17
  /** Puntatore alla regione di memoria cui il device è mappato */
18
    struct resource *mreq;
19
  /** Device Resource Structure */
20
    struct resource res;
21
```

```
/** res.end - res.start; numero di indirizzi associati alla periferica. */
22
    uint32 t res size;
23
  /** Indirizzo base virtuale della periferica */
24
    void iomem *vrtl addr;
25
   /** wait queue per la sys-call read() */
26
    wait queue head t read queue;
27
   /** wait queue per la sys-call poll()*/
28
    wait_queue_head_t poll_queue;
29
   /** wait queue per la sys-call write()*/
30
    wait_queue_head_t write_queue;
31
   /** Flag che indica, quando asserito, la possibilità di effettuale una
32
      chiamata a read*/
    uint32_t can_read;
33
   /** Flag che indica, quando asserito, la possibilità di effettuale una
34
      chiamata a write*/
    uint32_t can_write;
35
   /** Spinlock usato per garantire l'accesso in mutua esclusione alla
36
      variabile can_read*/
    spinlock t slock int;
37
   /** Spinlock usato per garantire l'accesso in mutua esclusione alla
38
      variabile can write*/
    spinlock t write lock;
39
   /** Buffer utilizzato per contenere i caratteri da trasmettere*/
40
    uint8_t * buffer_tx;
41
   /** Buffer utilizzato per contenere i caratteri da ricevere*/
42
    uint8_t * buffer_rx;
43
  } UART;
```

Per le funzioni necessarie all'interfacciamento con il device si rimanda alla documentazione interna. Il device è stato gestito come un **character device**. Vengono analizzate nel seguito le funzionalità delle system-call offerte dal modulo:

```
* @brief Struttura che specifica le funzioni che agiscono sul device
3
   static struct file_operations GPIO_fops = {
5
                  = THIS_MODULE,
       .owner
6
       .llseek
                  = UART llseek,
7
                  = UART_read,
       .read
       .write
                  = UART_write,
                  = UART_poll,
       .poll
10
       .open
                  = UART_open,
11
       .release
                 = UART_release,
12
13
  };
```

• owner: rappresenta puntatore al modulo che è il possessore della struttura. Ha lo scopo di evitare che il modulo venga rimosso quando una delle funzionalià fornite è in uso. Inizializzato

mediante la macro THIS\_MODULE.

- UART\_llseek: sposta l'offset di lettura/scrittura sul file.
- UART\_read: utilizzata per leggere dal device. La chiamata a UART\_read potrebbe avvenire quando il device non ha dati disponibili, in questo caso il processo chiamante deve essere messo in una coda di processi sleeping in modo tale da mascherare all'esterno le dinamiche interne del device. Per far ciò viene utilizzata una variabile "can\_read". La funzione read effettua un controllo sullo stato di quest'ultima e, se rileva che non è possibile effettuare una lettura, mette il processo in sleep. L'ISR, quando il trasferimento è completo, avrà il compito di settare la variabile per poter rendere possibile la lettura e risvegliare i processi dalla coda. Per realizzare questo meccanismo sono stati utilizzati spinlock e wait\_queue fornite dal kernel.
- UART\_write: utilizzata per inviare dati al device. La chiamata a UART\_write potrebbe avvenire quando il device è impegnato a gestire un trasferimento ancora non terminato, in questo caso il processo chiamante deve essere messo in una coda di processi sleeping in modo tale da mascherare all'esterno le dinamiche interne del device. Per far ciò è stato realizzato un meccanismo analogo a quello per la lettura, ovvero utilizzando una variabile "can\_write". La funzione write effettua un controllo sullo stato di quest'ultima e se rileva che non è possibile effettuare una scrittura mette il processo in sleep. L'ISR, quando il trasferimento è completo, avrà il compito di settare la variabile per poter rendere possibile la scrittura e risvegliare i processi dalla coda. Per realizzare questo meccanismo sono stati utilizzati spinlock e wait\_queue fornite dal kernel.
- UART\_poll: utilizzata per verificare se un'operazione di lettura sul device risulti bloccante. Verifica lo stato della variabile can\_read e in caso sia possibile effettuare una lettura ritorna un'opportuna maschera.
- UART\_open: chiamata all'apertura del file descriptor associato al device. Se alla chiamata viene specificato il flag *O\_NONBLOCK* tutte le operazioni di lettura sul file descriptor aperto risulteranno essere non bloccanti.
- UART\_release: chiamata alla chiusura del file descriptor associato al device.

Il codice allegato è diviso in:

- UART.h/UART.c: definizione e implementazione di una struttura che astrae il nostro device UART in kernel mode. Contiene ciò che è necessario al funzionamento del driver, compreso lo spinlock per l'accesso in mutua esclusione alle variabili can\_read, can\_write e le wait\_queue.
- UART\_list.h/UART\_list.c: definizione e implementazione di una lista di oggetti UART. Fornisce tutte le funzioni necessarie per l'interfacciamento quali inizializzazione, cancellazione, aggiunta oggetto, ricerca.
- UART\_kernel\_main.c: rappresenta il vero e proprio modulo kernel che reimplementa tutte le funzioni necessarie all'interfacciamento.

Per compilare il modulo è sufficiente lanciare lo script "prepare\_environment.sh" (vedi capitolo 1) prima di dare il comando make. Segue il Makefile utilizzato per la compilazione:

```
obj-m += my_kernel_UART.o
my_kernel_UART-objs :=UART_kernel_main.o UART.o UART_list.o

all:
make -C linux-xlnx/ M=$(PWD) modules

clean:
make -C linux-xlnx/ M=$(PWD) clean
```

Una volta ottenuto il kernel object (.ko) l'ultima operazione da effettuare è quella di inserirlo mediante il comando:

```
insmod my_kernel_UART.ko
```

Per mostrare il corretto funzionamento di tutte le funzionalità implementate sono state create due user application:

- 1. user\_app.c: l'utente indica da riga di comando la stringa che vuole trasmettere tramite il device UART. Si è scelto di demandare l'onere di gestire l'invio di più caratteri all'utente che scrive l'applicazione. Vengono aperti dunque i descrittori del file associati ai due device e vengono invocate un numero di write e read pari al numero di caratteri che compongono la stringa.
- 2. poll\_user\_app.c: l'utente indica da riga di comando la stringa che vuole trasmettere tramite il device UART. Vengono aperti dunque i descrittori del file associati ai due device e viene effettuata una chiamata a poll per verificare se sia possibile o meno effettuare una lettura che non risulti bloccante. Dato che non sono state ancora effettuate trasmissioni il buffer di ricezione è ancora vuoto e la variabile can\_read indica che non è possibile effettuare una lettura. La poll dunque restituirà, dopo un timeout specificato, una maschera pari a 0 e la chiamata a read non sarà effettuata. Dopo un numero prefissato di chiamate a poll verrà effettuata una write, per cui alla successiva chiamata la maschera restituita indicherà la possibilità di effettuare una lettura non bloccante e verrà effettuata una read.

Per rimuove il modulo impartire il comando:

```
rmmod my_kernel_UART.ko
```

#### 3.2.5.2 UIO

Per una spiegazione più dettagliata della scrittura del driver userspace I/O si rimanda alla sezione corrispondente del precedente capitolo. Dopo aver aggiunto ai bootargs nel file system-top.dts il parametro "uio\_pdrv\_genirq.of\_id=generic-uio" si imposta nel file pl.dtsi il campo compatible dei device UART a "generic-uio" come segue:

```
1 / {
2 amba_pl: amba_pl {
```

```
#address-cells = <1>;
3
       \#size-cells = <1>;
4
       compatible = "simple-bus";
       ranges ;
       UART_0: UART@43c00000 {
          /* This is a place holder node for a custom IP, user may need to
8
              update the entries */
          clock-names = "s00 axi aclk";
9
          clocks = < & clkc 15>;
10
          compatible = "xlnx, UART-1.0";
11
          interrupt-names = "interrupt";
12
          interrupt-parent = <&intc>;
13
          interrupts = <0 29 4>;
14
          reg = <0x43c00000 0x10000>;
15
          xlnx, s00-axi-addr-width = <0x5>;
16
          xlnx, s00-axi-data-width = <0x20>;
17
       };
18
       UART_1: UART@43c10000 {
19
          /* This is a place holder node for a custom IP, user may need to
20
             update the entries */
          clock-names = "s00 axi aclk";
21
          clocks = \langle \&clkc \ 15 \rangle;
22
          compatible = "xlnx,UART-1.0";
23
          interrupt-names = "interrupt";
24
          interrupt-parent = <&intc>;
25
          interrupts = <0 30 4>;
26
          reg = \langle 0x43c10000 \ 0x100000 \rangle;
27
          x \ln x, s 0 0 - axi - addr - width = <math>< 0x5 > ;
28
          xlnx, s00-axi-data-width = <0x20>;
29
       };
30
     };
31
   };
32
```

A questo punto si ricompila il device-tree generando il file .dtb e lo si sposta nella partizione di BOOT della SD Card. All'avvio del sistema operativo si potranno osservare sotto /dev i device uio0 e uio1 corrispondenti ai nostri device UART. Il driver userspace effettuerà il mapping dei device per poi mettersi in attesa di notifica di interrupt tramite chiamata a read. Segue il codice relativo al driver UIO:

```
#include <unistd.h>
#include <stdlib.h>
#include <stdio.h>
#include <limits.h>
#include <sys/types.h>
#include <sys/stat.h>
#include <fcntl.h>
#include <sys/mman.h>
#include <string.h>
```

```
#include <poll.h>
10
  #include "UART_interrupt_uio.h"
11
  /**
12
   * @file UART interrupt uio.c
13
    * @brief permette la gestione della periferica UART utilizzando un driver
14
       di tipo UIO
15
  #define DATA_IN
                          0 // DATA TO SEND
16
  #define TX_EN
                          4 // TRANSFER ENABLE (0)
17
  #define STATUS_REG
                                 // OE(0) FE(1) DE(2) RDA(3) TX_BUSY(4)
                            8
18
  #define RX_REG
                            12
                                // DATA RECEIVED
19
  #define GLOBAL_INTR_EN
                            16 // GLOBAL INTERRUPT ENABLE
20
                            20 // LOCAL INTERRUPT ENABLE
  #define INTR_EN
21
  #define INTR_ACK_PEND
                            28 // PENDING/ACK REGISTER
22
23
  #define TX
24
  #define RX
25
26
  #define TIMEOUT
                        5000
27
28
   /**
29
    * @file UART interrupt uio.c
30
    * @page driver_UART_UIO
31
    * @brief funzioni per gestire la trasmissione e la ricezione dei
32
             dati utilizzando il protocollo UART
33
   */
34
  int tx_count, rx_count =0;
36
  int buffer_size = 0;
37
  char * buffer_tx;
38
  char * buffer_rx;
39
  struct pollfd poll_fds [2];
40
41
  /**
42
43
    * @brief Utilizzata per scrivere un valore all'interno di un registro
44
           della periferica, specificando l'indirizzo base virtuale e
45
           l'offset del registro in cui scrivere
46
47
    * @param addr indirizzo virtuale della periferica
48
    * @param offset offset del registro a cui scrivere
49
    * @param valore da scrivere
50
51
52
53
54
  void write_reg(void *addr, unsigned int offset, unsigned int value)
55
56
     *((unsigned*)(addr + offset)) = value;
57
```

```
58
   /**
59
60
      @brief Utilizzata per leggere un valore da un registro
61
         della periferica, specificando l'indirizzo base virtuale e
62
         l'offset del registro da cui leggere
63
64
    * @param addr indirizzo virtuale della periferica
65
    * @param offset offset del registro a cui leggere
66
67
    * @return valore presente all'interno del registro
69
70
71
   unsigned int read_reg(void *addr, unsigned int offset)
72
73
     return *((unsigned*)(addr + offset));
74
75
76
   /**
77
78
    * @brief Attende l' arrivo di un interrupt utilizzando la read
79
            su un device UIO
80
81
    * @param poll_fds struct contenente i due descrittori del file per
82
            i due device UART
    * @param uart_rx_ptr indirizzo virtuale della periferica UART utilizzata
84
            in ricezione
85
                uart_tx_ptr indirizzo virtuale della periferica UART utilizzata
86
            in trasmissione
87
88
89
   void wait_for_interrupt(struct pollfd * poll_fds, void *uart_rx_ptr, void *
90
      uart_tx_ptr)
91
     int pending =0;
92
     int reenable = 1;
93
     u_int32_t pending_reg = 0;
94
     u_int32_t reg_sent_data = 0;
95
     u_int32_t reg_received_data = 0;
96
97
     int ret = poll(poll_fds, 2, TIMEOUT);
98
     if (ret > 0) {
99
100
   /** Se vi è un'interruzione sul device UIOO associato all'UART per la
101
       ricezione */
       if(poll_fds[0].revents && POLLIN) {
102
103
          read(poll_fds[0].fd, (void *)&pending, sizeof(int));
104
```

```
105
   /* Disabilita le interruzioni */
106
          write_reg(uart_rx_ptr, GLOBAL_INTR_EN, 0);
107
108
          pending_reg = read_reg(uart_rx_ptr, INTR_ACK_PEND);
109
110
          if((pending_reg & RX) == RX){
111
112
            printf("ISR RX detected!\n");
113
114
            if(rx_count <= buffer_size) {</pre>
115
              rx_count++;
116
              req_received_data = read_req(uart_rx_ptr, RX_REG);
117
              printf("ISR RX - value received: %c\n", reg_received_data);
118
              buffer_rx[rx_count] = req_received_data;
119
120
   /* ACK ricezione */
121
            write_reg(uart_rx_ptr, INTR_ACK_PEND, RX);
122
            write_reg(uart_rx_ptr, INTR_ACK_PEND, 0);
123
   /* Riabilitazione interruzioni*/
124
            write reg(uart rx ptr, GLOBAL INTR EN, 1);
125
126
   /* Riabilita l'interrupt nell'interrupt controller attraverso il
127
       sottosistema UIO */
          write(poll_fds[0].fd, (void *)&reenable, sizeof(int));
128
129
130
   /** Se vi è un'interruzione sul device UIOO associato all'UART per la
131
       trasmissione */
        if (poll_fds[1].revents && POLLIN) {
132
133
          read(poll_fds[1].fd, (void *)&pending, sizeof(int));
134
135
   /* Disasserisce il transfer enable e disabilita le interruzioni */
136
          write_reg(uart_tx_ptr, TX_EN, 0);
137
          write_reg(uart_tx_ptr, GLOBAL_INTR_EN, 0);
138
139
          pending_reg = read_reg(uart_tx_ptr, INTR_ACK_PEND);
140
141
          if((pending_reg & TX) == TX){
142
143
            printf("ISR TX Detected\n");
144
            tx_count++;
145
146
            if(tx_count <= buffer_size) {</pre>
147
148
              reg_sent_data = read_reg(uart_tx_ptr, DATA_IN);
149
              printf("ISR TX - value sent: %c\n", reg_sent_data);
150
151
```

```
/* ACK trasmissione*/
152
              write_reg(uart_tx_ptr, INTR_ACK_PEND, TX);
153
              write_reg(uart_tx_ptr, INTR_ACK_PEND, 0);
154
155
   /* Riabilitazione interruzioni*/
156
              write reg(uart tx ptr, GLOBAL INTR EN, 1);
157
158
   /* Abilitazione del trasferimento nuovo carattere */
159
              if(tx_count != buffer_size) {
160
                 printf("ISR TX - start sending next value: %c\n", buffer_tx[
161
                    tx_count]);
                 write_reg(uart_tx_ptr, DATA_IN, buffer_tx[tx_count]);
162
163
                 write_reg(uart_tx_ptr, TX_EN, 1);
164
            }
165
166
167
   /* Riabilita l'interrupt nell'interrupt controller attraverso il
168
       sottosistema UIO */
        write(poll_fds[1].fd, (void *)&reenable, sizeof(int));
169
170
171
172
   int main(int argc, char *argv[]) {
173
174
     int j,i;
175
     void * uart_rx_ptr;
176
     void * uart_tx_ptr;
177
178
     int DIM = strlen(argv[1]);
179
     buffer_size = DIM;
180
     buffer_tx = malloc(sizeof(char)*DIM);
181
     buffer_rx = malloc(sizeof(char)*DIM);
182
183
     buffer_tx = argv[1];
184
185
     int rx_file_descr = open("/dev/uio0", O_RDWR);
186
     if (rx_file_descr < 1) {</pre>
187
        printf("Errore nell'accesso al device UIO.\n");
188
        return -1;
189
190
191
     unsigned dimensione_pag = sysconf(_SC_PAGESIZE);
192
     uart_rx_ptr = mmap(NULL, dimensione_pag, PROT_READ|PROT_WRITE, MAP_SHARED,
193
          rx_file_descr, 0);
194
     int tx_file_descr = open("/dev/uio1", O_RDWR);
195
     if (tx_file_descr < 1) {</pre>
196
        printf("Errore nell'accesso al device UIO.\n");
197
```

```
return -1;
198
     }
199
200
     uart tx ptr = mmap(NULL, dimensione pag, PROT READ|PROT WRITE, MAP SHARED,
201
          tx_file_descr, 0);
202
     printf("L'utente ha chiesto di mandare la stringa: %s, di %d caratteri.\n"
203
         , buffer_tx, DIM);
204
   /* Abilitazione interruzioni globali */
205
     write_reg(uart_rx_ptr, GLOBAL_INTR_EN, 1);
206
   /* Abilitazione interruzioni */
207
208
     write_reg(uart_rx_ptr, INTR_EN, RX);
209
   /* Abilitazione interruzioni globali */
210
     write_reg(uart_tx_ptr, GLOBAL_INTR_EN, 1);
211
   /* Abilitazione interruzioni */
212
     write_reg(uart_tx_ptr, INTR_EN, TX);
213
214
   /* Settaggio del primo carattere da mandare */
215
     write reg(uart tx ptr, DATA IN, buffer tx[0]);
216
217
   /* Abilitazione del trasferimento */
218
     write_reg(uart_tx_ptr, TX_EN, 1);
219
220
     poll_fds[0].fd = rx_file_descr;
221
     poll_fds[0].events = POLLIN;
222
223
     poll_fds[1].fd = tx_file_descr;
224
     poll_fds[1].events = POLLIN;
225
226
     while(tx_count < buffer_size){</pre>
227
         printf("Waiting for interrupts.....
228
        //sleep(1);
229
        wait_for_interrupt(poll_fds, uart_rx_ptr, uart_tx_ptr);
230
231
232
     printf("Trasmissione/Ricezione completata, valore ricevuto: ");
233
     for(i=0; i<=rx_count; i++)</pre>
234
        printf("%c",buffer_rx[i]);
235
236
     printf("\n");
237
   /* Fa l'unmap dei device UART */
238
     munmap(uart_tx_ptr, dimensione_pag);
239
     munmap(uart_rx_ptr, dimensione_pag);
240
241
     close(tx_file_descr);
242
     close(rx_file_descr);
243
244
```

La prima operazione del driver è quella di aprire il file descriptor relativo ai due device uio0 e uio1. Successivamente viene calcolata la dimensione della pagina e viene effettuato il mapping dell'indirizzo virtuale tramite chiamata a mmap(). Dopo aver rispettivamente abilitato le interruzioni di ricezione e trasmissione per i due dispositivi UART, viene invocata una write\_reg sul registro DATA\_IN per inserire il primo carattere da inviare nel registro di trasmissione del dispositivo UART uio1 e successivamente viene dato il segnale di TX\_EN per abilitare il trasferimento. Iterativamente, finchè non sono stati trasmessi un numero di caratteri pari alla dimensione della stringa da trasmettere, viene effettuata una poll per mettersi in attesa di eventi interrompenti dai device. Una volta risvegliato dalla chiamata il processo si occupa della gestione dell'interruzione. La prima operazione da effettuare è controllare se l'interruzione rilevata sia relativa ad una avvenuta ricezione o trasmissione. Nel primo caso la funzione si occupa di prelevare il dato dal registro di ricezione RX\_REG e di incrementare il contatore dei caratteri ricevuti. Se sono stati ricevuti un numero di caratteri pari alla dimensione della stringa viene stampato il buffer di ricezione, dato il segnale di ACK e riabilitate le interruzione. Nel caso in cui invece l'interruzione rilevata sia legata al completamento della trasmissione di un carattere la funzione incrementa il contatore dei caratteri trasmessi e, se questo non è pari alla dimensione della stringa, setta il prossimo carattere da trasmettere nel registro DATA\_IN e asserisce il TX\_EN. dopo aver dato il segnale di ACK e riabilitato le interruzioni.



# Capitolo 4

# Progetto finale

### 4.1 Traccia

# Progetto corso Embedded aa 2018-19

### Descrizione del sistema da realizzare

Occorre progettare e realizzare un sottosistema S<sub>c</sub>om adibito alla gestione dello scambio di messaggi M fra due o più board di un sistema embedded operante in regime critico e ad alta affidabilità. Lo scambio dei messaggi deve essere conforme con lo standard ferroviario "Protocollo Vitale Standard (PVS) che si allega.

Le board da utilizzare montano o SOC della serie STM32F3 su board Discovery o processori ibridi della famiglia ARM Zynq su board della Digilent (Zybo/ZedBoard).

La connettività fra le varie board (solitamente una board ha funzioni di master e le altre di slave) deve poter essere realizzata con connessioni seriali punto-punto (con protocollo UART) e con connessioni con bus seriali di tipo I2C, SPI e CAN.

Si ricorda che la trasmissione con UART e quelle su bus I2C e CAN utilizzano una connessione a tre fili (Rx, Tx e massa). Per l'UART non si devono prendere in considerazione eventuali coppie di segnali di handshaking previsti dal protocollo asincrono). Quella con SPI avviene, invece, su 3 fili (SCLK, MISO, MOSI) più i k fili di selezione fisica che vanno dalla board master alle k slave (un filo di selezione per ciascuna delle k unità). I protocolli I2C e CAN selezionano l'entità con cui interoperare in base al valore di un "campo indirizzi" presente nei frame trasmessi.

## Architettura Software

L'architettura software da realizzare è riportata in fig.xx. Essa è strutturata in unità funzionali organizzate su due livelli:

• un primo livello che si interfaccia con le funzionalità di uno strato HAL (librerie fornite con le schede, in particolare, quelle dell'ambiente Cube di St e quelle di ARM-Digilent per la Zynq). Per ciascuno dei dispositivi associati ai quattro protocolli di comunicazione utilizzati, devono essere sviluppati i relativi driver che dovranno operare con uso di interruzioni.

• un secondo livello verso lo strato applicativo caratterizzato da API per lo scambio messaggi (primitive di send e receive che parametrizzano il particolare dispositivo di comunicazione da utilizzare). Tale strato provvede a incapsulare i driver dei quattro dispositivi mediante gusci software e a virtualizzarne e parametrizzarne le funzionalità in un'unica funzione avente come parametri il messaggio M da trasmettere, il canale C (uno o anche più canali) da utilizzare per il trasferimento e lo stato dell'operazione. Per ciascuno dei messaggi da trasferire, tale funzione calcola anche due CRC (CRC1 e CRC2, secondo il formato PVS) e genera un frame standard che li include.

## Applicativo di prova

Il linguaggio con cui sviluppare i due livelli è C. Il sistema realizzato deve essere testato mediante uno o più applicativi in grado di verificarne tutte le funzionalità. Il software sviluppato deve essere verificato nei tempi di esecuzione delle varie funzioni.

### 4.2 Periferiche

Nel seguito vengono presentate le principali caratteristiche delle connessioni utizzate all'interno del progetto.

#### 4.2.1 UART

UART è un protocollo asincrono in cui la comunicazione è solamente punto punto, ha bisogno solamente due fili per la comunicazione, a cui bisogna aggiungere il cavo per potarle allo stesso potenziale affinché sia possibile capire se è stato inviato un valore 1 oppure 0 come mostrato in figura.



Un esempio di comunicazione è il seguente:



La comunicazione inzia con un bit di start, che consiste in una transizione da un valore logico 1 ad uno che valga 0, dopodiché vengono inviati i successivi otto bit di informazione, un bit di parità ed un bit di stop che indica la fine della trasmissione.

Viene effettuata la lettura di un valore dal ricevitore di solito a metà periodo di trasmissione di un bit, ciò può avvenire perché la velocità di comunicazione e nota tra i due dispositivi ed è misurata in baud.

Gli errori nella comunicazione possono essere di tre tipi:

- 1. Parity, se il bit di parità non è corretto;
- 2. Overrun, quando arriva il successivo bit senza che si sia campionato il precedente;
- 3. Frame error, non viene rilevato lo stop quando dovrebbe arrivare;

### 4.2.2 Spi

Spi è un protocollo singolo master e multi slave che sono collegabili utilizzando il seguente schema



Il device master si collega agli slave, con i pin SCLK che corrisponde al clock che tempifica la comunicazione, MOSI (master output slave input) l' interfaccia che invia i dati dal master allo slave, MISO (master input slave output) l' interfaccia che invia i dati dallo slave al master e SS (slave select), il cui scopo consiste nel selezionare lo slave con cui comunicare, asserendo di solito uno zero logico.



Dopo aver selezionato la periferica asserendo lo slave select, ad ogni colpo di clock il bit più significato dello shift register del master va ad occupare il bit meno significativo dello shift register dello slave, la stessa cosa avviene per il bit più significato contenuto dallo slave.

#### 4.2.3 I2C

I2C è un protocollo sincrono, multimaster e multislave a differenza di SPI utilizza un numero di connessione minore per inviare dati



SCL è l' interfaccia utilizzata dal master per temporizzare la comunicazione mente invece SDA viene utilizzata per inviare i dati.

Una comunicazione I2C di solito consta di questa sequenza



Lo start bit è dato da uno zero logico presente sull' interfaccia dato ed un successivo abbassamento della linea di clock, dopodiché ad ogni oscillazione del clock viene inviato un bit sul pin SDA, il primo dato inviato consiste nell' indirizzo della periferica con cui parlare seguito dal tipo di operazione se di lettura o di scrittua, se la comunicazione è andata a buon fine si riceve un ack, sull' interfaccia SDA dopo l' invio dell' ultimo bit si trova uno 0, dopodiché è possibile inviare un dato allo stesso in cui si invia un indirizzo, la comunicazione termina quando il clock viene settato ad un 1 logico e il pin SDA si pone allo stesso stato.

#### 4.2.4 CAN

Bus utilizzato solitamente nel campo automotive è di tipo asincrono, multimaster e multislave.



I dispositivi si collegame tra di loro utilizzando solamente due collegamenti CANL e CANH, tali valori sono pilotati al fine di generare uno 0 o 1 fisico sulla linea di comunicazione, poiché si asserisce uno zero quando la differenza tra CANH e CANL è maggiore di una determinata soglia, mentre invece si asserisce uno quando tale differenza è zero.

Il valore fisico 0 viene detto bit dominante, invece un 1 viene detto bit recessivo, possiamo capire il perché di questi nomi osservando un esempio di comunicazione:



I frame inviati sul bus CAN hanno la struttura mostrata in figura, le parti di maggiore importanza consistono nel bit di inizio frame, l' indirizzo del nodo da voler contattare (o del gruppo poiché possiamo assegnare lo stesso indirizzo ad un insieme di dispositivi) il dato, il campo del CRC per controllare che la trasmissione sia andata a buon fine è l' end of frame.

Il bit 0 viene detto dominante poiché se nello stesso momento sul bus un altro dispositivo invia un 1, su quest'ultimo verrà forzato uno 0, avendo poi i dispositivi la possibilità di leggere il valore sul bus oltre che quello di imporre un valore su di esso, se questi leggono un valore diverso da quello che hanno settato il dispositivo non continua la trasmissione poiché nel protocollo CAN l' indirizzo avente il valore più basso ha la priorita maggiore (un indirizzo di soli 0 ha priorità massima).

Di CAN ne esiste una versione successiva a questa in cui l' indirizzo è formato da 29 bit invece di 11.

#### 4.2.5 CRC

Il CRC è una tecnica utilizzata per la rilevazione di errori che possono occorrere durante la trasmissione di una sequenza di bit.

L' algoritmo consiste nel dividere la sequenza di bit che vogliamo inviare, per un polinomio divisore che deve essere conosciuto dal trasmettitore e dal ricevitore affinchè questo possa rilevare l' errore.

Di algoritmi per il calcolo del CRC ne esistono tanti poiché differiscono dal polinomio utilizzato o in alcuni casi vi sono procedure pre-CRC che fanno restituire un resto dalla operazione di divisione con peculiarità che sono utili per determinare gli errori riscontrati.

# 4.3 Scelte Progettuali

# 4.3.1 Architettura del sistema e topologia della rete

Si è sviluppato il software supponendo che il sistema sia composto da un numero n di nodi che differiscono esclusivamente dal fatto di poter assumere il ruolo di Master o Slave nelle comunicazioni sui bus. Ogni nodo è realizzato utilizzando una board STM32F3 Discovery. Nel sistema sono "idealmente" presenti un bus I2C, un bus SPI e un bus CAN ai quali tutti i nodi sono connessi. Ogni nodo, inoltre, è connesso "punto punto" ad un altro nodo del sistema utilizzando una periferica UART.

#### 4.3.1.1 Arbitraggio dei bus

I bus utilizzati offrono diverse possiblità ai nodi per "interfacciarsi" agli stessi:

- I2C: è un bus che permette nativamente un arbitraggio sia SingleMaster-Multislave che Multimaster. Nel primo caso un solo nodo (master) può prendere possesso del bus e iniziare trasmissioni\ricezioni verso\da altri nodi, nel secondo caso più nodi possono gestire il bus e prendere iniziativa di trasferimento\ricezione. Nella soluzione realizzata si è scelto di realizzare lo schema Multimaster. Specificamente nella gestione delle comunicazioni fra i nodi si è scelto di far si che il nodo si comporti da master quando effettua una trasmissione e da slave quando effettua una ricezione. Questo implica che nella trasmissione il nodo è conscio del nodo al quale sta trasmettendo, mentre non lo è nella ricezione.
- SPI: è un bus nativamente SingleMaster-Multislave. Le board STM32 permettono di realizzare una soluzione multimaster che tuttavia non risulta utile per il numero di fili necessari se il numero di nodi è superiore a 2. Si è scelto di realizzare dunque la soluzione multislave con un solo nodo che funge da master e gestisce k slave con k segnali di Salve Select che permettono di effettuare l'arbitraggio. Il master seleziona lo slave con il quale comunicare sia in caso di tramissione che ricezione.
- CAN: bus nativamente ed esclusivamente multimaster. Viene utilizzato naturalmente in questa configurazione.

Si noti che la scelta sulla comunicazione di I2C differisce solo a livello software,è possibilie trasmettere e riceve in modalità master. Si è scelta questa soluzione per rendere uniforme il comportamento delle periferiche dei nodi nelle trasmissioni.



Figura 4.1: Connessione dei nodi

#### 4.3.1.2 Modalità di Trasmissione

La trasmissione può essere effettuata con tre modalità differenti: unicast, multicast e broadcast.

- Unicast: il nodo manda il messaggio ad un solo nodo destinatario. E' possibile realizzare questa modalità di trasmissione su tutti e tre i bus.
- Multicast: il nodo manda il messaggio ad un insieme di bord associata ad un "gruppo". La trasmissione in questa modalità è disponibile solo sul bus CAN. Se si volesse realizzare sugli altri bus sarebbe necessario implementare una politica di trasmissione multi-unicast ma non si è ritenuto necessario data la disponibilità di CAN.
- Broadcast: il nodo manda il mesaggio a tutti i nodi collegati al bus. La trasmissione in questa modalità è disponibile solo sul bus CAN.

#### 4.3.1.3 Gestione degli indirizzi

Ogni periferica è dotata di una gestione degli indirizzi differente e può essere configurata indipendentemente da come sono settate le altre, ma ogni periferica risponde ad "spazio degli indirizzi unico". Per le tramissioni sul bus si è scelto che ad ogni nodo siano associati due indirizzi:

- 1. **NODE ADDRESS**: indirizzo univoco del nodo. Utilizzato per effettuare comunicazioni unicast.
- 2. GROUP ADDRESS: inidirizzo non univoco e condiviso fra tutti i nodi appartemente ad un determinato gruppo. Permette di realizzare le comunicazioni multicast con CAN.





Figura 4.2: Gestione degli indirizzi

#### Consideriamo che:

- I2C permette di associare alla periferica un indirizzo di <u>lunghezza massima 10 bit</u>. Per effettuare la ricezione del messaggio è necessario che tutti i bit del campo address dello stesso (o una parte di essi non mascherati se si utilizzano maschere) corripondano all'indirizzo della periferica.
- SPI non utilizza indirizzi per identificare i nodi ma collegamenti fisici.
- CAN non associa un indirizzo univoco al nodo poichè il messaggio è inviato sempre in broadcast e spetta al singolo nodo stabilire se è interessato o meno al messaggio mediante dei filtri. Questi filitri possono operare in due modalità: mask o IDList. Nel primo caso, al filtro viene dato un ID ed una maschera da utiilizzare per confrontare i bit del campo ID del messaggio con il campo ID del filtro (i bit mascherati con 0 non vengono confrontati ma viene automaticamente dato matching), nel secodo caso invece ogni filtro corrisponde ad uno o piu ID (1 da 32bit o 2 da 16 bit) che devono "essere accettati".

Si utilizza questo meccanismo (IDList) per assegnare l'indirizzo del nodo sul bus CAN, prestando accortezza che nella fase di inizializzazione ogni periferica abbia un filtro con indirizzo univoco pari a quello associato ad I2C. Si è scelto di realizzare i gruppi con la modalità IDList e non mask per praticità e per poter avere un maggiore controllo sugli indirizzi da assegnare e totale libertà nel decidere quale nodo appartenga a quale gruppo. Dunque un nodo, per appartenere ad un

gruppo, dovrà specificare il GROUP\_ADDRESS nel campo id di un filtro. Un filtro, in questa modalità, può rappresentare un singolo ID da 32 bit oppure due ID diversi da 16. Dato che il nostro spazio degli indirizzi è limitato superiormente dall'inidirizzo di I2C a 10 bit, utilizzeremo un unico filtro contenente due ID (NODE\_ADDRESS e GROUP\_ADDRESS) da 16 bit (i bit[15 10] saranno sempre nulli).

Essendo lo spazio degli indirizzi su 10, ed essendo condiviso fra nodi e gruppi, potremmo avere teoricamente:

numero\_nodi+numero\_gruppi  $= 2^{10}$ . Fra questi indizzi non possiamo però considerare:

- 0x0000000000: indirizzo generical call su I2C che potrebbe essere utilizzato per effettuare broadcast. Si è scelto di non utilizare questo indirizzo e di non effettuare broadcast su I2C poichè non è presente ACK da parte degli slave che ricevono il messaggio. Ciò non lo differenzierebbe da CAN.
- 0x0000000001: indirizzo scelto per realizzare una comunicazione broadcast su CAN facendo si che ogni nodo inserisca nella propria coda RX i messaggi con questo ID. Il meccanismo è stato realizzato aggiuggendo ad ogni nodo un ulteriore filtro con questo ID.

#### 4.3.2 Architettura Software

#### 4.3.2.1 Descrizione API

L'architettura software, come richiesto, è composta da due livelli. Il livello più alto astrae le seguenti primitive che vengono offerte all'applicativo, ovvero:

```
void CRC_Check(uint32_t * ReceivedFrame);
uint8_t Receive_CRC(uint32_t * ReceivedData, uint8_t channel, uint16_t
    address);
uint8_t Send_CRC(uint32_t * MSG, uint16_t address, uint8_t channel, uint8_t
    mode);
void Configure_Peripheral(uint8_t peripheral, uint16_t nodeAddress, uint16_t
    groupAddress);
```

- CRC\_Check: prende in ingresso un puntatore al buffer contenente il messaggio ricevuto. Quest'ultimo è composto dal payload e dai due CRC di 32 bit calcolati dal nodo che ha trasmesso il messaggio. La funzione calcola i due CRC relativi al payload ricevuto e li confronta con quelli ricevuti, se sono uguali accende i led 10 e 3 di colore verde. Dopo aver calcolato i CRC ed effettuato il confronto sosostituisce i CRC presenti nel frame con quelli appena calcolati.
- Send\_CRC: prende in ingresso un puntatore al buffer contenente il messaggio da trasmettere, l'indirizzo del nodo destinazione (utilizzato solo da I2C, SPI e CAN), una maschera che indica su quali canali effettuare la trasmissione e la modalità di trasmissione. Nel precedente paragrafo è stato evidenziato che l'unico canale su cui è possibile effettuare una cominucazione in modalità multicast e broadcast risulti essere CAN. Se l'utente dovesse scegliere una modalità non compatibile ai canali selezionati la funzione ritornerà il valore -1, negando dunque la trasmissione, altrimenti ritorna una maschera indicante le periferiche sulle quali si è

effettuata la trasmissione. Se la maschera dei canali in ingresso indica che l'invio debba essere effettuato su più canali questo avviene in maniera prettamente sequenziale. La trasmissione su una periferica non inizia se non è stato rilevato il completamento di quella precedente.

• Receive\_CRC: prende in ingresso un puntatore al buffer che verrà utilizzato per salvare il messaggio ricevuto, una maschera che indica i canali sui quali effettuare la ricezione e il parametro address, utilizzato nel caso la trasmissione sia richiesta su SPI per effettuare il matching con il corrispondente segnale di Slave Select, la funzione restituisce la maschera indicante le periferiche sulle quali si è effettuata la ricezione. Tale operazione ha lo stesso comportamento adottato nella trasmissione. Avrebbe potuto aver senso, dato l'utilizzo degli interrupt, abilitare tutte le periferiche in ricezione e poi controllarne ciclicamente lo stato in Round Robin, ma non è stata seguita tale scelta perchè si suppone che tutte le periferiche ricevano dallo stesso nodo mentre si trovano all'interno della funzione di receive, quindi il comportamento ottenuto sarebbe stato il medesimo. Nel caso di utilizzo di più periferiche per la ricezione il messaggio viene sovrascritto a ogni nuova ricezione, ma il calcolo del CRC viene effettuato ad ogni singola intercettazione di un messaggio.

|           | UART     | I2C      | SPI      | CAN      |
|-----------|----------|----------|----------|----------|
| UNICAST   | <b>√</b> | <b>√</b> | <b>✓</b> | <b>√</b> |
| MULTICAST | X        | X        | X        | <b>√</b> |
| BROADCAST | X        | X        | X        | <b>√</b> |

Tabella 4.1: Modalità di trasmissione

•

• Configure\_Peripheral: prende in ingresso una maschera la quale indica le periferiche da configurare, l'indirizzo del nodo e del gruppo a cui appartiene il nodo, per poter inizializzare le periferiche CAN e I2C. Nel caso il nodo sia master allora la periferica SPI verrà configurata come tale, altrimenti come slave.





Figura 4.3: Architettura Software

Il secondo livello è composto da tutti i driver implementati per l'inizializzazione e l'interfacciamento con le varie periferiche utilizzate.



#### 4.3.2.2 CAN

Come già detto in precedenza, i filtri CAN sono stati impostati in modalità ID\_LIST con scala a 16 bit. Viene assegnato dunque l'indirizzo del nodo ad IdHigh e l'indirizzo del gruppo ad IdLow. Segue il codice relativo a tale configurazione:

```
sFilterConfig.FilterMode = CAN_FILTERMODE_IDLIST;
sFilterConfig.FilterScale = CAN_FILTERSCALE_16BIT;
sFilterConfig.FilterIdHigh = nodeAddress<<5;
sFilterConfig.FilterIdLow = groupAddress<<5;
```

Viene mostrato in seguito come viene costruito un Frame CAN A (si noti che è supportato anche il protocollo CAN B). E' necessario costruire l'header del messaggio specificando:

- 1. Standard CAN Identifier: identificativo del messaggio codificato su 11 bit secondo il protocollo CAN Standard.
- 2. Extended CAN Identifier: identificativo del messaggio codificato su 29 bit secondo il protocollo CAN Extended.
- 3. Tipo di messaggio da trasmettere.
- 4. Tipo di identificativo per il messaggio da trasmettere: Standard o Extended.
- 5. Lunghezza in byte del messaggio da trasmettere. Può assumere un valore da 0 ad 8.
- 6. Timestamp acquisito all'avvio della trasmissione del Frame.

```
TxHeader.StdId = address;
TxHeader.ExtId = 0x00;
TxHeader.RTR = CAN_RTR_DATA;
TxHeader.IDE = CAN_ID_STD;
TxHeader.DLC = 8;
TxHeader.TransmitGlobalTime = DISABLE;
```

```
HAL_CAN_AddTxMessage(&CanHandle, &TxHeader, CanTx_Frame, &TxMailbox);
```

Creiamo tanti frame affinché possiamo trasmettere tutto il contenuto di aTxBuffer ed aggiungiamo tale messaggio alla Mailbox di invio.

```
void HAL_CAN_RxFifo0MsgPendingCallback(CAN_HandleTypeDef *hcan)
1
    HAL_CAN_GetRxMessage(&CanHandle, CAN_RX_FIFO0, &RxHeader, CanRx_Frame);
2
    if((RxHeader.RTR != CAN_RTR_DATA) ||
                                             (RxHeader.IDE != CAN_ID_STD) ||(
3
        RxHeader.DLC != 8)){
      Error_Handler(); }
4
    else{
5
      BSP_LED_On (LED5);
6
       for (int k=0; k<8; k++) {
         CAN_RxBuffer[rx_callback_count*8+k] = CanRx_Frame[k];
8
9
10
    rx_callback_count++;
11
       if(rx_callback_count == CAN_CALLBACK_COUNT) {
12
```

```
uint32_t ReceivedData[FRAME_SIZE];
Frame8to32(CAN_RxBuffer, ReceivedData);
CRC_Check(ReceivedData);
}
```

Quando un messaggio CAN arriva al dispositivo viene attivata questa Callback che come prima operazione preleva il frame dalla mailbox e controlla con i campi del frame che il messaggio sia corretto, oltre a verificare l' integrità del messaggio con il CRC.

#### 4.3.2.3 I2C

Per quando riguarda I2C la parte importante riguarda l'assegnazione dell'indirizzo da dare alla periferica, come mostrato nel codice

```
hi2c2.Init.OwnAddress1 = nodeAddress;
hi2c2.Init.AddressingMode = I2C_ADDRESSINGMODE_10BIT;
```

Per la trasmissione semplicemente basta indicare chi contattare, cosa inviare e quanto grande sia questo dato.

```
HAL_I2C_Master_Transmit_IT(&hi2c2, (uint16_t) address,(uint8_t*) aTxBuffer,
BUFFER_SIZE)
```

Come possiamo notare la board quando invia è master del bus.

Per quanto riguarda la ricezione, dato che essa avviene da slave, non va indicato alcun indirizzo.

```
HAL_I2C_Slave_Receive_IT(&hi2c2, (uint8_t *)I2C_RxBuffer, BUFFER_SIZE)
```

#### 4.3.2.4 SPI

Per SPI riguardo alla configurazione non ci sono particolari riflessioni da fare. E' interessante notare il meccanismo necessario per indirizzare la comunicazione. La funzione Send\_CRC prende come parametro di ingresso un indirizzo per indentificare il destinario, mentre SPI necessita di abilitare un pin per dare il segnale di SS. La funzione getSSPin dovrebbe dunque conoscere tutta la configurazione della rete ed effettuare la corrispondenza. Nel nostro caso, ai fini dell'applicativo di prova si è scelto di implementare uno STUB.

```
uint16_t getSSPin(uint16_t address) {
   return SPI_EN_OUTPUT_Pin;
}
```

Si noti che SPI prevede che il segnale di SS allo slave venga fornito mediante il PIN NSS della periferica. Quando NSS diviene low vuol dire che va abilitata la transazione con il master. Per evitare funzionamenti oscillanti del pin NSS nativo dell'STM, seguendo i consiglio della community ST e dopo vari test, si è scelto di ricreare il medesimo meccanismo utilizzando un GPIO opportunamente configurato in sostituzione del pin NSS. Dunque la gestione sarà software e non più

hardware. Se il nodo è master sul bus allora, tramite un suo GPIO (necessario per realizzare il multislave) dovrà abbassare il sengale prima di iniziare la transazione, se il nodo è uno slave dovrà aspettare che il segnale SS (in lettura su un pin GPIO deciso da noi) diventi basso.

#### 4.3.2.5 UART

```
huart2.Init.BaudRate = Baudrate;
huart2.Init.WordLength = UART_WORDLENGTH_8B;
huart2.Init.StopBits = UART_STOPBITS_1;
huart2.Init.Parity = UART_PARITY_NONE;
```

Nella configurazione di UART è necessario indicare la velocità di comunicazione, la struttura del frame da inviare: il numero di bit per il dato, quanti bit di stop e se utilizzare il bit di parità.

Per la trasmissione non ci sono ulterioni note, mentre invece per la ricezione prima di effettare la prossima si attende che il pin RX non sia più utilizzato.

#### 4.3.2.6 CRC

La periferica adibita a calcolare il CRC viene configurata in modo tale da utilizzare i polinomi descritti nella specifica

```
hcrc.Init.DefaultPolynomialUse = DEFAULT_POLYNOMIAL_DISABLE;
hcrc.Init.GeneratingPolynomial = CRC_Polynomial;
hcrc.Init.CRCLength = CRC_POLYLENGTH_32B;
hcrc.Init.DefaultInitValueUse = CRC_DefaultValue;
```

Abbiamo lasciato la possibilità di utilizzare un valore di inizializzazione nel caso in un successivo futuro questo dovesse essere richiesto.

Si noti che è necessario configuare due volte la periferica per utlizzare polinoi diversi.

```
MX_CRC_Init(CRC_POLYNOMIAL_1, CRC_DEFAULTVALUE_1);
  uint32_t CRC32_1 = HAL_CRC_Calculate(&hcrc, (uint32_t *) ReceivedFrame,
      PAYLOAD_SIZE);
  MX_CRC_Init(CRC_POLYNOMIAL_2, CRC_DEFAULTVALUE_2);
3
  uint32_t CRC32_2 = HAL_CRC_Calculate(&hcrc, (uint32_t *) ReceivedFrame,
4
      PAYLOAD_SIZE);
  if (CRC32_1 != ReceivedFrame[CRC1_OFFSET])
5
    HAL_GPIO_WritePin(GPIOE, LED10_RED_Pin, GPIO_PIN_SET);
6
  else
    HAL GPIO WritePin (GPIOE, LED7 GREEN Pin, GPIO PIN SET);
8
  if (CRC32 2 != ReceivedFrame[CRC2 OFFSET])
9
    HAL_GPIO_WritePin(GPIOE, LED3_RED_Pin, GPIO_PIN_SET);
10
  else
11
    HAL_GPIO_WritePin(GPIOE, LED6_GREEN_Pin, GPIO_PIN_SET);
12
```

Alla ricezione di un messaggio vengono prelevati i valori dei CRC da una posizione stabilita nel messaggio (essendo il messaggio di dimensione fissa), si rieffettua il calcolo con i polinomi stabili e confrontati per controllare se sono identici con quelli ricevuti.

### 4.3.3 Applicativo Utente

Per testare le corretto funzionamento dell'architetture sottostante e eseguire una limitata simulazione dei sistema è stato realizano un applicativo che permettere la comunicazione fra un master e uno slave del sistema. L'algoritmo eseguito ciclicamente è il seguente:

- 1. Ricezione Messaggio
- 2. Ricalcolo, confronto CRC e sostituzione dei CRC nel messaggio
- 3. Invio del nuovo Messaggio

Nell'applicativo la differenza fra nodo Master e nodo slave è che il primo inizia il suo workflow con un init con valori random del messaggio da mandare, un calcolo dei due CRC, imapacchettamento del messaggio e una successiva Send allo slave. Segue uno schema del flusso:

Algoritmo 4.1 Worklow test Main



Il main test è facilmente configurabile in:

- Dimensione del messaggio da inviare: Il messaggio viene generato casualmente in un ciclo for iniziale. Per settarne la dimensione è sufficiente definire la dimensione del PAYLOAD\_SIZE nel main.h indicando come valore (numero\_byte\_da\_inviare\*4).
- Periferiche sulle quali effettuare la tramissione:
  - Ogni periferica è codifica da un oppurtuna define [UART\_MODE, I2C\_MODE,SPI\_MODE]
  - Il parametro SERIAL\_SELECT di ingresso della Sand\_CRC può essere settato tramite #define metendo in OR bitwise | le periferiche se si vogliono usare. ES. [UART\_MODE | I2C\_MODE] per utilizzare UART e I2C

La modalità CAN viene utillizzata in modalità di test, in quanto il componente è configurato in LOOP\_BACK (allacciato su se stesso) e inserendo come indirizzo della send uno dei valori (NODE\_ADDRESS e GROUP\_ADDRESS) passati alla funzione di configurazione delle periferiche. Inoltre deve essere effuttuata solo la send altrimenti la recive rimarrebbe bloccata in attesa di reicezione. Il codice per un eventuale funzionamento non in loopback è comunque commentato nella receive. Le altre periferiche possono essere utilizzate in contemporanea. SPI potrebbe generare malfunzionamenti dovuti alla connessione, UART e I2C risultano stabili.

#### 4.3.3.1 Connessioni fische broad

Si riporta in seguito la connessione delle board utilizzate nell'attuale configurazione dei driver. Per SPI è necessario collegare esclusivamente PD8 sul master con PD9 dello slave e non vicevesa.



Figura 4.6: I2C



Figura 4.5: UART



Figura 4.7: SPI